Recepción de datos con marcos de datos
La figura que viene a continuación muestra la ocupación de la memoria buffer y del registro de
datos para el ejemplo de programa de la página anterior.
Las combinaciones de marcos de datos se de-
terminan en el software GX Configurator-SC.
(ver sección 13.2.5)
CPU del PLC
D0
Combinación de marcos de datos
D1
D2
Resultado de la recepción de datos
D3
Long. de datos recibida
Datos recibidos
D10
D11
Dn
Las combinaciones de marcos de datos se de-
terminan en el software GX Configurator-SC.
(ver sección 13.2.5)
Fig. 13-22: Los datos recibidos a través de la interfaz CH1 se transmiten del rango de recepción al
rango de operandos de la CPU del PLC.
³
Estos dos marcos de datos constituyen la primera combinación de marcos de datos.
·
Estos dos marcos de datos constituyen la cuarta combinación de marcos de datos.
»
Se indica el número de la combinación de marcos de datos recibida (1, 2, 3 ó 4)
13 - 22
Comunicación con marcos de datos
Módulo de interfaz
Dirección
AD
Empleo de marcos de datos
H
AE
H
Número del
marco de da-
tos de inicio
B1
H
B2
H
Número del
marco de da-
tos de fin
B5
H
258
Resultado de la recepción de datos
H
25B
H
Combinación de marcos de datos recibida
600
H
601
H
Rango de
recepción
7FF
H
2020
H
Formato de
recepción
2023
H
2024
H
Contador de
datos para for-
2027
H
Memoria buffer
Combinación 1
hasta
Combinación 4
Combinación 1
hasta
Combinación 4
Long. de datos recibida
Datos
Combinación 1
hasta
Combinación 4
Combinación 1
hasta
Combinación 4
MITSUBISHI ELECTRIC