Señales E/S y memoria buffer
Dirección (Dez./Hex.)
Descripción
CH1
CH2
173
333
(AD
)
(14D
)
H
H
174
334
(AE
)
(14E
)
H
H
175
335
(AF
)
(14F
)
H
H
176
336
Marco de datos
(B0
)
(150
)
definido por el
H
H
usaurio para
datos recibidos
177
337
(B1
)
(151
)
H
H
178
338
(B2
)
(152
)
H
H
179
339
(B3
)
(153
)
H
H
180
340
(B4
)
(154
)
H
H
181
341
(B5
)
(155
)
H
H
182
342
(B6
)
(156
)
H
H
183
343
(B7
)
(157
)
H
H
Marco de datos
definido por el
usaurio para
184
344
datos enviados
(B8
)
(158
)
H
H
185
345
(B9
)
(159
)
H
H
186 – 285
346 – 445
(BA
(15A
H
H
–11D
)
–1BD
)
H
H
Tab. 4-3:
Distribución de la memoria buffer de los módulos de interfaz (6)
*
Los valores sobre trasfondo gris pueden guardarse en la Flash-ROM del módulo de interfaz.
Sistema Q de MELSEC - Módulos de interfaz
Liberar marcos de datos definidos
por el usuario
0: No emplear marcos de datos defi-
nidos por el usaurio
1: Emplear marcos de datos defini-
dos por el usuario
2: La comunicación está liberada (es
registrado por el módulo de interfaz)
1. Marco de datos de inicio
0
: no hay información
H
1
: número del marco de datos
H
2. Marco de datos de inicio
0
: no hay información
H
1
: número del marco de datos
H
3. Marco de datos de inicio
0
: no hay información
H
1
: número del marco de datos
H
4. Marco de datos de inicio
0
: no hay información
H
1
: número del marco de datos
H
1. Marco de datos de fin
0
: no hay información
H
1
: número del marco de datos
H
2. Marco de datos de fin
0
: no hay información
H
1
: número del marco de datos
H
3. Marco de datos de fin
0
: no hay información
H
1
: número del marco de datos
H
4. Marco de datos de fin
0
: no hay información
H
1
: número del marco de datos
H
Número del marco de datos enviado
momentáneamente
0: No se envía ningún marco
1 hasta 100: Número del marco de
datos transmitido
Salida de CR/LF
0: liberado
1: bloquear
Dirección de inicio
0: no hay información
1 hasta 100: Número del primer
marco de datos
Número de marcos por enviar
0: no enviar ningún marco de datos
1 – 100: número de marcos de datos
Números de los marcos de datos
(es posible indicar hasta 100 marcos)
Protocolo válido
Ajuste previo*
MC Libre Bidir
0
0
0
0
—
R/W
0
0D
H
0A
H
0
0
0
R
0
—
0
R/W
0
0
Memoria buffer
Referen-
cia
Cap. 14
—
Cap. 13
Cap. 21
Sección
—
13.3.3
4 - 9