Areas de memoria
Asignación de área de LR -
128 Bits
Ejemplo de comunicación
Data Link
PLC #0
PLC #1
PLC #2
PLC #3
3--2--6
Area DR
36
Cuando el área asignada es de 128 bits, a cada PLC se le asignan dos ca-
nales (32 bits) de escritura.
PC #0
LR 00
PC #0
LR 01
LR 02
PC #1
LR 03
LR 04
PC #2
LR 05
LR 06
PC #3
LR 07
DR 00
a
DR 07
Area de escritura
La siguiente figura muestra un ejemplo de comunicaciones entre PLCs co-
nectados.
ON
LR 0000
LR 0000
LR 0000
Cuando el relé LR 0000 del PLC #0 se pone en ON, también se ponen en
ON los relés LR 0000 de los PLCs #1, #2 y #3. LR 00 es el área de escritura
del PLC #0, es decir, LR 00 de los PLCs #1, #2 y #3 se utilizan para leer los
datos escritos por el PLC #0.
El área DR se utiliza para el almacenamiento y manipulación de datos. To-
dos los datos que deben mantenerse ante fallos de alimentación, deben ser
grabados en esta área. El tamaño del área DR depende del asignado al
área LR (3--2--5 Area LR).
PC #1
PC #2
PC #0
PC #0
PC #1
PC #1
PC #2
PC #2
PC #3
PC #3
DR 00
DR 00
a
a
DR 07
DR 07
Area de lectura
LR 0000
0100
0200
0102
Sección 3--2
PC #3
PC #0
PC #1
PC #2
PC #3
DR 00
a
DR 07
ON
ON
OFF
ON