NEBV-M12G8-KD-...-M12G5 Y
CPX I/O
I/O
VPPM-...C1:
VPPM-...C1
VPPM-...-V1...C1
PIN
2
U
v
D3
out
8
0...10 V
4
W+
W-
3
6
X
GND
7
1
D1
ext in
Fig. 13
PIN
1)
VPPM-...-V1...C1 VPPM-...-A4...C1
1
(WH)
D1
2
(BN)
+24 V DC
3
(GN)
W- -
4
(YE)
W+
+
0 ... 10 V
5
(GY)
D2
6
(PK)
X
7
(BU)
GND
2)
8
(RD)
D3
9
(PE)
,
" Ö"。
1)
Fig. 14
VPPM-...
PNP
2
BN
P
+24 V
RD
8
R
L
0 V
7
BU
PNP
Fig. 15
6
6.1
VPPM-...C1
:
–
:
–
40 % FS (Full Scale
。
:
–
0.5 % FS
: NO normally open –
–
,
,VPPM-...C1
VPPM-...C1
RUN
VPPM-...C1
RUN
。
VPPM-...-A4...C1
PIN
2
U
v
8
D3
out
4...20 mA
4
w+
w-
3
6
X
GND
O
7
5
D2
ext in
:
M12
2
W+
+
4 ... 20 mA
3
4
0.5 Nm。
NPN
2
BN
P
RD( ) R
8
7
BU
NPN
:
)
,
,
Out
RUN
,
EDIT
3
。
Å
1.
EDIT
è [Out]
,
2.
EDIT
è SP
3.
UP
4.
è VPPM-...C1
6.2
。
0 V (è Fig. 29)。
。
1
5
,
D1
D2
ext in
ext in
–
EDIT
–
è VPPM-...-C1
VPPM-...C1
8
1
。
7
。
5
6
:
1
2
3
+24 V
...
L
1) 1 = 24 V DC/0 = 0 V DC
0 V
Fig. 16
ú
:
。
。
:
,Å
EDIT
。
。
2
。
。
DOWN
EDIT
3
。
RUN
。
VPPM-...C1
。Å
n 1 % Full scale
RUM
。
。
:
¶
RUN
3
。
è"
"
,
:
。
RUN
。
。
D1
D2
,
VPPM-...C1 EDIT
[Set 2]
,
VPPM-...C1
。
:
、
¶
è
EMC
,VPPM-...C1
,
。
DOWN
k :
,ø n VPPM-...C1
D1
D2
(è Fig. 27)。
。
D1
D2
D1
D2
PIN 1
PIN 5
1)
1)
1
0
1)
1)
0
1
1)
1)
1
1
1)
1)
0
0
0
Å