Tabla de contenido

Publicidad

Instrucciones de funcionamiento del inversor serie RV5400
Bit de inicio
0
Cadena de caracteres de 8 bits de datos
3. Estructura del marco de datos de datos de comunicación.

Modo ASCII:

STX
Dirección Hi
Dirección Lo
Función Hi
Función Lo
DATA (n-1)
......
DATA 0
LRC CHK Hi
LRC CHK Lo
FIN Hi
FIN Lo
Modo RTU:
START
Dirección
Función
DATA (n-1)
......
DATA 0
CRC CHK Low
CRC CHK High
FIN
Dirección de comunicación
00H: todas las transmisiones del controlador
1
2
3
Marco de caracteres de 11 bits
Carácter de inicio = ':' (3AH)
Dirección de comunicación:
La dirección de 8 bits consta de 2 códigos ASCII
Código de función:
El código de función de 8 bits consta de 2 códigos ASCII
Caracteres de datos:
El contenido de datos n × 8 bits consta de 2 n códigos ASCII n ≤ 16,
con un máximo de 32 códigos ASCII
Comprobación de LRC:
El LRC Check de 8 bits consta de 2 códigos ASCII
Carácter final:
FIN Hi = CR (0DH), END Lo = LF (0AH)
Mantenga que la señal de entrada cero es mayor o igual a 10 ms
Dirección de comunicación: dirección binaria de 8 bits.
Código de función: dirección binaria de 8 bits
Caracteres de datos:
n × datos de 8 bits, n = 16
Comprobación de CRC:
CRC Check de 16 bits consiste en 2 sistemas binarios de 8 bits
Mantenga que la señal de entrada cero es mayor o igual a 10 ms
·
4
5
6
·
116
7
siempre paridad
Bit de
parada

Publicidad

Tabla de contenido
loading

Tabla de contenido