DEFINITY® Servidor de comunicaciones empresariales Versión 7
Descripción del sistema 555-230-211SPL
Gabinetes, módulos y tarjetas
Tarjetas y hardware relacionado
UN330B Interfaz de duplicación
En sistemas de confiabilidad alta y crítica con 2 SPEs, en cada SPE hay una tarjeta
UN330B conectada a la otra UN330B. Estas tarjetas proporcionan rutas de control y
comunicación entre los SPEs para mantener el SPE de reserva listo para asumir el
control si el SPE activo falla. Las tarjetas UN330B seleccionan el modo activo/reserva de
los dos SPEs, respaldan (copian) las escrituras de la memoria del SPE activo en la
memoria del SPE de reserva y soportan las comunicaciones entre los SPEs.
El canal de duplicación es una ruta bidireccional de alta velocidad entre los dos SPEs.
Cuando la función de respaldo de la memoria está activada, todas las escrituras de la
memoria respaldada que se encuentran en el bus del procesador activo se envían a
través del enlace y se escriben en la memoria del procesador de reserva. Las escrituras
de la memoria de reserva no se envían al procesador activo.
UN331B Procesador
El procesador UN331B controla el sistema y ejecuta los programas almacenados que
realizan las actividades de procesamiento y mantenimiento de las llamadas. Es un
diseño RISC basado en una CPU MIPS R3000A que funciona a 33 MHz. Emplea buses
de dirección y datos de 32 bits para obtener y ejecutar las instrucciones a una velocidad
de, aproximadamente, 1 instrucción por ciclo de reloj. El cache de instrucciones con
relleno en modo de ráfaga de 256 KB y el cache de datos de 256 KB son la clave del
rendimiento del procesador. Un chip de buffer de lectura/escritura ajusta el procesador
UN331B al entorno de procesamiento de llamadas.
Los dispositivos periféricos que residen en la tarjeta UN331B se sitúan fuera de la
estructura del cache de la CPU y se interconectan con ella a través del buffer de
lectura/escritura. Estos periféricos incluyen 512 KB de ROM para el monitor,
contadores/temporizadores, UARTs, registros de control/estado/errores y la lógica que
realiza el arbitraje del bus y la función de Temporización del bus.
La tarjeta UN331B se interconecta con el bus del procesador de dirección/datos de
32 bits multiplexado (PM-Bus) y al bus de expansión del procesador de 32 bits (PX-Bus).
El PM-Bus realiza todas las operaciones de escritura y operaciones de lectura de una
palabra (4 bytes) del procesador. La lectura de múltiples palabras o en ráfaga se realiza
utilizando el PM-Bus para transferir la dirección a la memoria principal y luego las
palabras de la ráfaga se devuelven utilizando los buses PM-Bus y PX-Bus.
2ª Edición
Junio 1999
169