Aim TTi TGR6000 Manual Del Usuario página 29

Tabla de contenido

Publicidad

Bit 2:
Query Error (error de consulta). Se habilita cuando se produce una consulta. En el
Query Error Register aparecerá el número de error correspondiente. Consulte la
sección «Registro de errores de consulta».
Bit 1:
No se usa.
Bit 0:
Operation Complete (operación completada): Se habilita como respuesta al comando
'*OPC'.
Execution Error Register
Este registro contiene un número que representa el último error encontrado en la interfaz actual.
El Execution Error Register se lee y borra mediante el comando 'EER?'. Tras el encendido,
este registro se encuentra configurado a 0 en todas las instancias de interfaz.
Los mensajes de error tienen los significados siguientes:
0:
Ningún error detectado.
120:
El valor numérico enviado está fuera de rango.
123:
Error interno comunicado al preparar la Flash para el borrado o la escritura. Posible
fallo de hardware.
124:
Error interno comunicado al escribir a la Flash. Posible fallo de hardware.
125:
Error interno comunicado al borrar la Flash. Posible fallo de hardware.
126:
Se ha encontrado un error en los datos de un espacio de almacenamiento de
configuraciones.
127:
Se ha encontrado un error en los datos de un espacio de almacenamiento de List
Sweep.
128:
No hay datos válidos en el espacio de almacenamiento de configuración o de List
Sweep solicitado.
134:
La ejecución del barrido ha sido cancelada porque el nivel de salida calculado tras
aplicar la función TRIM es > +7 dBm o < -110 dBm en el punto nnnn del barrido. (nnnn
se muestra brevemente en pantalla).
135:
Intento ilegal de cambiar el valor del parámetro debido a que el barrido se está
ejecutando.
136:
Intento ilegal de cambiar el valor de un parámetro de TRIM debido a que la función
TRIM está actualmente activa.
Para algunos de los anteriores errores también se muestra en pantalla brevemente un
mensaje descriptivo.
Status Byte Register y Service Request Enable Register
Ambos registros se implementan conforme a lo especificado por la norma IEEE 488.2.
Todo bit activado en el Status Byte Register que se corresponda con un bit activado en el Service
Request Enable Register provocará la activación del bit RQS/MSS en el Status Byte Register,
generando así un Service Request (petición de servicio) en el bus.
El Status Byte Register se lee bien mediante el comando *STB?, que retorna MSS en el bit 6,
bien mediante un sondeo en serie que retorna RQS en el bit 6. El Service Request Enable
Register se configura con el comando *SRE <nrf> y se lee con el comando *SRE?.
Bit 7 -
No se usa.
Bit 6 -
RQS/MSS. Este bit, tal y como lo define la norma IEEE 488.2, contiene tanto el mensaje
Requesting Service (solicitando servicio) como el mensaje Master Status Summary
(resumen de estado maestro). La señal RQS se retorna en respuesta a un sondeo en
serie, y la señal MSS se retorna en respuesta al comando *STB?
Bit 5 -
ESB. Event Status Bit (bit de estado del evento). Este bit se activa si algún bit activado en
el Standard Event Status Register se corresponde con un bit activado en el Standard
Event Status Enable Register.
28

Publicidad

Tabla de contenido
loading

Tabla de contenido