Interfaz Del Panel De Estado; Interfaz De Entrada/Salida Quics - QEI UG-1024S Manual Del Usuario

Panel de procesador central 6cpp6
Tabla de contenido

Publicidad

UG-1024S

5.2.3 Interfaz del Panel de Estado

La Interfaz del Panel de Estado (SPI) proporciona los medios para el sistema para probar
puntos de datos de entrada digitales. Estos puntos digitales pueden ser configurados de
varios modos, por ejemplo:
El SPI es capaz de supervisar hasta 16 Paneles de Entrada de Estado individuales (6SIP1)
cada uno conteniendo 16 entradas, para un total de 256 puntos de entrada digitales
individuales. Algunos protocolos de comunicación, puede limitar el número de puntos de
entrada definidos como puntos de estado a un número menor de puntos.
El SPI, en el control de programa, lee el estado (valor de 0 o 1) de los puntos digitales en el
panel seleccionado 6SIP1. Este valor es almacenado en la RAM para procesamiento
adicional y transmisión subsecuente "al cliente".
El IDC principal de 26-pin, J6, es usado para las uniones a lps paneles 6SIP1 por un cable
plano de 26 conductores. Las señales en este conector incluyen:

5.2.4 Interfaz de entrada/salida QUICS

La barra de entrada/salida QUICS (QIB) es un interfaz 6CPP6 que proporciona el apoyo a
algunos QUICS 3000 tarjetas de familia. Estas tarjetas incluyen el 6DA, 6DD, 6DO, 6SP, 6o,
6TM, y 6UF. Esto también proporciona el apoyo a la tarjeta 7BI1. Esta interfaz fue diseñada
para tener la capacidad atrasada en cuenta con sistemas QUICS 3000 que son mas viejos.
El interfaz QIB proporciona el QUICS 3000 líneas de dirección de XY que son usadas como
la tarjeta de líneas escogidas. Tres líneas de dirección de orden bajas tienen el descifre de
dirección de función adicional en cuenta por las tarjetas individuales. El bus de datos es 8-bit
de ancho y bidireccional (tri-estado). Una línea R/W controla la dirección del bus de datos y
un WP (Escriba el Pulso) es usado para objetivos de compuerta. Una línea interrumpira
(IRQ) permite a este bus generar un hardware que interrumpe directamente al CPU de
6CPP6.
Un jefe de IDC de 34-pin, J4, es usado para las uniones de QUICS 3000 tarjetas (es decir,
6TM2, 6DA1, etc.) por un cable plano de 34 conductores. Las señales en este conector
incluyen:
Copyright © 2016 QEI
Puntos de Estado Individuales (indicaciones encendido/apagado)
Acumuladores, donde la cuenta de pulso refleja un valor.
Entrada de Duración de Pulso (PDM), donde la anchura de pulso refleja un
valor
5 lineas de paneles seleccionadas
16 lineas de data bits
1 linea LATCH-EN (se enciende en el LED V1 en el panel 6SIP1)
1 linea SIP-ACK (Estado de Conocimiento del Panel)
1 +12 VDC linea de energia
2 lineas de energia comun
8 lineas de data
8 XY lineas de direccion (tarjeta selecciona)
3 lineas de direccion de orden baja (funcion de tarjeta activada)
1 linea de seleccion de tarjeta de banco
1 linea R/W
1 linea WP
Panel de Procesador Central 6CPP6
Descripción Funcional
11

Publicidad

Tabla de contenido
loading

Tabla de contenido