4 CUANDO EL QCPU ACCESA EL PLC DE OTRA ESTACION USANDO LA
INSTRUCCIÓN DE ENLACE DE DATOS
PUNTO
El estado final normal/anormal cuando se completa una lectura se almacena en el área de
almacenamiento del resultado de finalización de comunicación de la instrucción de enlace de
datos (Canal 1) (dirección: 207) en la memoria buffer.
Cuando el dispositivo de finalización de lectura ((D2) +1) está encendido debido a un final
anormal, lea el código de error (Vea la localización de averías del Manual de Usuario
(Básico).) almacenado en el área mencionada arriba, y realice la acción correctiva necesaria.
Número de red de la estación de destino
Jn
Designe el número de red de la estación de destino
Número de la estación de destino
n1
Designe el número de la estación de destino.
Dispositivo principal de almacenamiento de datos de escritura
(estación de destino)
(D1)
Designe el dispositivo principal de la estación de destino que
almacena los datos a escribir.
Dispositivo principal de almacenamiento de datos de escritura
(estación local)
(S)
Designe el dispositivo principal de la estación local que
almacenará los datos a escribir.
Largo de datos de escritura
n2
Designe el número de datos (palabras) a escribir.
Dispositivo de finalización de escritura (estación local)
Designe el dispositivo de la estación local para encenderse en
una exploración cuando la escritura se complete.
(D2) ...................
(D2)
(D2) + 1 .............
1: Dispositivo de bit.........................
2: Designación de dígito del dispositivo de bit
3: Dispositivo de palabra................
4: Designación de bit del dispositivo de palabra
4 - 29
(b) Instrucción ZNWR
[Designación de número de red]
Comando de escritura
J.ZNWR
Comando de escritura
JP.ZNWR
Detalles de asignación
OFF: Incompleta
OFF: Normal
Jn
n1
(D1)
(S)
Jn
n1
(D1)
(S)
1 a 239
1 a 64 (constante) Estaciones de Número de
81H a 89
H
FF
H
Designación de dígito del dispositivo de bit
Dispositivo de palabra
T, C, D, W
Dispositivo de palabra
Cuando se escribe desde el Q/QnACPU
1 a 230 (constante)
Cuando se escribe desde el PLC CPU aparte
del Q/QnACPU
1 a 32 (constante)
Designación de dígito del dispositivo de bit
Dispositivo de palabra
Dispositivo de bit
Designación de bit del dispositivo de palabra
ON:
4
Completa
ON:
Anormal
X, Y, M, L, F, V, B
K
Digit number
T, C, D, W, ST, R, ZR
.
Word device
MELSEC-Q
J: Ejecución
n2
(D2)
durante el
encendido
JP: Ejecución
durante
n2
(D2)
el inicio
Rango de asignación
estación
: Todas las estaciones del
número de grupo
: Todas las estaciones en el
número de red de destino
3
3
5
3
1
Bit device head number
Bit number
4 - 29
2
2