4 CUANDO EL QCPU ACCESA EL PLC DE OTRA ESTACION USANDO LA
INSTRUCCIÓN DE ENLACE DE DATOS
Exploración de secuencia
Comando de envío
Lado de envío
Q/QnACPU
Dispositivo de finalización
de envío
(Dispositivo designado con (D))
Dispositivo de finalización
de envío
(Dispositivo ( D)+1)
Módulo
Ethernet
Módulo
Ethernet
Exploración de secuencia
Señalizador de solicitud
de ejecución de la
instrucción RECV (
Lado de
recepción
Dispositivo de finalización
de recepción
Q/QnACPU
(Dispositivo designado con (D2))
Dispositivo de terminación
de recepción
(Dispositivo (D2)+1)
Dispositivo de almacena-
miento de datos de recepción
(Dispositivo designado con (D1))
4 - 13
(2) Temporización de ejecución de la instrucción (para el
procesamiento de recepción a través del programa principal)
(a) Cuando hay una finalización normal
(con confirmación de llegada)
SEND
0
END
APAGADO
Envío
de datos
0
END
1 )
APAGADO
1 El señalizador de solicitud de ejecución de la instrucción RECV para el Canal 3
usado en el Q/QnACPU del lado de recepción es como se muestra debajo.
Para el módulo Ethernet : Bit 2 del área de solicitud de ejecución de la
Para el módulo N/W : SBA2 del relé especial del enlace
0
END
0
Canal 1
Almacenaje
completo
Canal 3
RECV
0
0
END
0
?
instrucción RECV (dirección: 205) en la memoria buffer
MELSEC-Q
END
0
END
0
END
1 exploración
END
0
END
0
END
1 exploración
Datos de recepción
4 - 13