Configuración De La Función De Retención De Salida - Omron CJ1W-MAD42 Guía Rápida

Tabla de contenido

Publicidad

4 Configuración de las salidas
4.2 Configuración del Tiempo de conversión y la Resolución
Configuración de la función de retención de salida
OMRON ELECTRONICS, S.A.
Bit
15 14 13 12 11 10 09 08 07 06 05 04 03 02 01 00
DM
(m+18)
00: Tiempo de conversión = 1ms, resolución = 4000 puntos
C1: Tiempo de conversión =500 µs, resolución = 8000 puntos
Nota: tras hacer las configuraciones, será necesario apagar y encender el PLC
ó poner a ON el Bit de Reinicio de la Unidad Especial de E/S.
Arrancar y parar la conversión
Bit
15 14 13 12 11 10 09 08 07 06 05 04 03 02
CIO (n)
La conversión no se realizará en las siguientes condiciones aunque el Bit de
Conversión Habilitada esté a ON:
1. En modo ajuste, cuando otro número de salida es puesto durante el ajuste.
2. Cuando se pone un valor de configuración de salida.
3. Cuando se produce un error fatal en el PLC.
4. Cuando se produce la desconexión de una entrada durante una conversión
de proporción.
Cuando el modo de operación de la CPU cambia de RUN o MONITOR a
PROGRAM, o cuando se da alimentación al equipo, los Bits de Conversión
Habilitada se pondrán a OFF. El estado de las salidas dependerá de la función
de retención de salida.
Cuando se para la conversión (por cualquiera de las siguientes circunstancias)
se puede seleccionar el estado de la salida a los valores CLR, HOLD o MAX.
1. Cuando el Bit de Conversión Habilitada está a OFF.
2. Cuando durante el ajuste, en modo ajuste, se pone cualquier otro dato en la
salida que no es el número de salida.
3. Cuando se configura un valor de salida.
4. Cuando se produce un error fatal en el PLC.
5. Cuando hay una desconexión de entrada durante la conversión de
proporción.
6. Cuando hay un error en el bus de E/S.
7. Cuando la CPU está apagada.
8. Cuando hay un error de temporizador de watchdog (WDT) en la CPU.
Cuando se selecciona al valor HOLD, la salida mantiene el valor anterior al
momento en que se paró la conversión. Cuando se selecciona el valor CLR
mantiene el valor mínimo – 5% y cuando se selecciona el valor MAX mantiene
el v. max + 5%.
Rango de salida
0 a 10V
-10 a +10V
1 a 5V
0 a 5V
4 a 20 mA
GR-CJ1WMAD42.DOC
GUÍA RÁPIDA NUEVOS MÓDULOS ANALÓGICOS
La conversión analógica se ejecuta mientras estos bits
están a ON. Cuando estos bits se ponen a OFF, se para la
conversión y el dato de salida es mantenido.
CLR
- 0.5V (V. min. – 5%)
0.0V
0.8V (V. min. – 5%)
-0.25V (V. min. – 5%)
3.2mA (V. min. – 5%)
01
S1
MAX
10.5V (V. max. + 5%)
11.0V (V. max. + 5%)
5.2V (V. max. + 5%)
5.25V (V. max. + 5%)
20.8 mA (V. max. + 5%)
Pag.
00
S0
21

Publicidad

Tabla de contenido
loading

Tabla de contenido