Descripción Del Circuito De Sincronización - LG FLATRON MC-991A Manual De Uso

Tabla de contenido

Publicidad

SINCRONIZACI
SINCRONIZACI
Descripción del circuito de sincronización
(FROM u-COM)
SCL
SDA
3
4
44
VCO
I©¡ À C -BUS
AND
ref
TRANSCEIVER
CONTROL
CONTROL DACs
SYNC
16¡¿ 6 bits
SEPERATOR
2¡¿ 4 bitS
AND 1st LOOP
VERTICAL
VIDEO
SYNC
IDENTIFICATION
SEPERATOR
ref
FILTER
TRAP
BAND PASS
TUNING
SW
HUE
PAL/NTSC
S-VHS
DECODER
SWITCH
6
7
38
36
35
34
33
Departamento T
cnico
é
Ó
N
Ó
N
39
43
41
H-OUT
HORIZONTAL
2nd LOOP AND
OUTPUT
HORIZONTAL
CIRCUIT
40
OUTPUT
HORIZONTAL/
VERTICAL
DIVIDER
Filtro
Filtro
de
de
bucle
bucle
PHI-1
PHI-1
El filtro de bucle PHI1 es necesario para sincronizar
la entrada de vídeo con el oscilador horizontal.
Se compara una señal de referencia (ref1) del oscilador
horizontal con el impulso de sincroniz. H del separador
de sincronización horizontal. Por ende, la corriente de
salida PHI-1 en el pin 44 será negativa y positiva
respectivamente durante la primera y segunda mitad del
tiempo del impulso de sincroniz.
La tensión derivada en el pin 44 controla el oscilador de tal forma que el impulso de sincroniz. es simétrico alrededor de
la señal de referencia. Para garantizar la captación rápida y el correcto funcionamiento del bucle de sincronización, la
corriente del detector PHI-1 se conmuta, siendo independiente de las distintas condiciones de entrada.
Cuando no se recibe una señal, debido a la alta inclinación del detector HHI-1, es posible que cambie la frecuencia del
detector. Para evitar la desviación del oscilador horizontal, se simula un resistor alto durante la no coincidencia entre la
salida PHI-1 y la tensión CC de referencia.
Durante el arranque, el filtro de bucle PHI-1 se precarga rápidamente a su tensión CC de referencia, lo que mejora la
captación.
Circuito
Circuito
de
de
sincronizaci
sincronizaci
Separador
Separador
de
de
sincronizació
sincronizaci
El separador de sincronización está precedido por un ampli-
ficador controlado que ajusta la amplitud de los impulsos de
sincroniz. a un nivel fijo. Estos impulsos se envían a la etapa
"scilicing" que funciona a un 50% de la amplitud.
Detector de
fase
y detector de
Detector de
fase
y detector de
Los impulsos de sincroniz. separados se envían al primer de-
tector de fase y al detector de coincidencia, que se utiliza sólo
para detectar si el oscilador de línea está sincronizado. No se
utiliza para la identificación del transmisor. El primer bucle de
bloqueo en fase (PLL) tiene una inclinación estática muy alta
de modo que la fase de la imagen es independiente de la
frecuencia de línea. Para evitar que la sincroniz. horizontal se
vea perturbada por señales anticopia, como Macrovision, el
detector de fase se desconecta periódicamente durante el
período de retorno vertical para que los impulsos durante
la exploración no afecten la tensión de salida. La posición de
este impulso es asimétrica y su duración es de aproxima-
damente 22us.
64
MC-991A
ó
ó
n
n
ó
n
n
coincidencia
coincidencia
LG Electronics España, S.A.

Publicidad

Tabla de contenido
loading

Tabla de contenido