Limit Event Status Register (Registro De Estado De Eventos Límite) Y Limit Event Status Enable Register (Registro De Activación De Estado De Eventos Límite) - Ametek Sorensen XEL Serie Manual De Instrucciones

Fuentes de alimentación de cc lineal de precisión
Tabla de contenido

Publicidad

Idiomas disponibles
  • ES

Idiomas disponibles

100:
Error de alcance. No se permite el valor numérico enviado. En esto se incluyen
números demasiado grandes o pequeños para el parámetro que se está enviando y los
no enteros que se están enviando cuando sólo se permiten enteros.
101:
Se ha solicitado una recuperación de datos de configuración pero la memoria
especificada contiene datos corruptos. Esto indica un fallo de hardware o bien una
corrupción de datos temporal que puede corregirse introduciendo de nuevo los datos
en la memoria.
102:
Se ha solicitado una recuperación de datos de configuración pero la memoria
especificada contiene datos algunos.
103:
Se ha intentado leer o escribir un comando en la segunda salida cuando no está
disponible. Normalmente esto ocurrirá si se intenta programar la segunda salida en
instrumentos de canal único o en un instrumento de dos canales configurado para
modo en paralelo.
104:
Comando no válido con la salida activada. Este mensaje se suele producir al utilizar el
comando 'IRANGE <n>' sin desactivar antes la salida.
200:
Sólo lectura: Se ha intentado efectuar un cambio en los ajustes del instrumento desde
una interfaz son privilegios de escritura; vea la sección Bloqueo de interfaz.
Limit Event Status Register (Registro de estado de eventos límite) y Limit Event Status
Enable Register (registro de activación de estado de eventos límite)
Para fuentes de alimentación únicas hay un Limit Event Status Register; para fuentes de
alimentación dobles (excepto si funcionan en modo paralelo) hay dos. Estos se leen y borran
usando "LSR1?" y "LSR2?" respectivamente. A la puesta en marcha estos registros son
configurados en 0 e inmediatamente configurados para mostrar el nuevo estado límite.
Todos los bits ajustados en un Limit Event Status Register que correspondan a los bits ajustados
en el Limit Event Status Enable Register que se acompaña harán que se ajuste el bit LIM1 o
LIM2 en el Status Byte Register.
Bit 7:
Reservado para uso futuro
Bit 6:
Se configura cuando se ha producido una desconexión que sólo puede ser reseteada
desde el panel frontal o desconectando y conectando la energía AC.
Bit 5:
Reservado para uso futuro
Bit 4:
Reservado para uso futuro
Bit 3:
Se ajusta cuando existe una desconexión de sobrecorriente de salida
Bit 2:
Se ajusta cuando existe una desconexión de sobrevoltaje de salida
Bit 1:
Se configura cuando la salida entra en el límite de corriente (modo en CC)
Bit 0:
Se configura cuando la salida entra en el límite de voltaje (modo en CV)
Formatted: Italian (Italy)
Formatted: French (France)
Formatted: Italian (Italy)
Formatted: French (France)
Formatted: Italian (Italy)
219

Publicidad

Tabla de contenido
loading

Tabla de contenido