LG RH245 Manual De Servicio página 70

Ocultar thumbs Ver también para RH245:
Tabla de contenido

Publicidad

IC1101 LSI DMN8653
IC101
EE
PB
REC
IC101
PIN NAME
MODE
MODE
MODE
D1
D2
A1
VI_E[1]
1.17
1.19
1.17
D3
A2
VI_VSYNC[0]
0.00
0.00
0.00
A3
VI_D[3]
1.37
1.36
1.36
D4
D5
A4
VI_CLK[1]
0.00
0.00
0.00
A5
VI_CLK[0]
1.61
1.64
1.64
D6
D7
A6
VO_CLK
1.60
1.62
1.62
D8
A7
VIO_D[6]
1.58
1.61
1.59
A8
VO_E
3.20
3.23
3.21
D9
D10
A9
VO_D[0]
1.25
0.67
1.25
A10
VO_D[4]
1.58
1.62
1.60
D11
D12
A11
VO_D[8]
1.25
0.67
1.25
D13
A12
VO_D[11]
1.08
0.94
1.06
D14
A13
VO_D[14]
1.10
1.08
1.10
D15
A14
AIN_MCLKI
NC
NC
NC
A15
AIN_MCLKO
3.22
3.23
3.20
D16
D17
A16
AOUT_IEC958
1.63
1.64
1.62
D18
A17
AOUT_MCLKI
1.63
1.64
1.98
D19
A18
AOUT_MCLKO
1.63
1.64
1.63
D20
A19
A2OUT_D[0]
0.00
0.00
0.00
A20
UART2_TX
3.24
3.24
3.23
D21
D22
A21
SPI_CS1
0.00
0.00
0.00
D23
A22
SPI_CS3
0.00
0.00
0.00
D24
A23
SPI_CS2
0.00
0.00
0.00
D25
A24
UART1_TX
3.23
3.24
3.22
A25
UART1_RX
2.31
2.32
2.30
D26
E1
A26
UART1_CTS
3.21
3.21
3.21
E2
B1
VI_E[0]
3.21
3.22
3.21
E3
B2
VI_D[0]
0.27
0.27
0.27
E4
B3
VI_D[4]
1.39
1.39
1.39
B4
VI_D[7]
1.22
1.22
1.21
E23
E24
B5
VIO_D[0]
0.00
0.00
0.00
E25
B6
VIO_D[3]
1.16
1.21
1.18
E26
B7
VIO_D[7]
1.01
1.07
1.01
F1
B8
VO_VSYNC
3.20
3.20
3.19
B9
VO_D[1]
1.18
1.22
1.18
F2
F3
B10
VO_D[5]
1.02
1.07
1.02
F4
B11
VO_D[9]
1.19
1.22
1.18
F23
B12
VO_D[12]
1.22
1.25
1.24
F24
B13
VO_D[15]
2.17
2.14
2.17
B14
AIN_FSYNC
1.60
1.61
1.59
F25
F26
B15
A2_FSYNC
1.61
1.62
1.60
B16
AOUT_SCLK
1.62
1.62
1.61
G1
G2
B17
AIN_D[1]
0.00
0.00
0.00
G3
B18
AOUT_D[2]
0.00
0.00
0.00
B19
UART2_CTS
4.91
4.91
4.91
G4
G23
B20
SDA
3.12
3.14
3.14
B21
SPI_CS0 --> SIO_SPI_CS0#
2.75
2.80
2.84
G24
G25
B22
SPI_MISO --> SIO_SPI_MISO
4.80
4.90
4.82
G26
B23
SPI_CLK --> SIO_SPI_CLK
3.08
3.11
3.10
H1
B24
UART1_RTS
3.21
3.21
3.21
H2
B25
IRTX2
3.20
3.23
3.21
B26
IRRX
3.21
3.23
3.21
H3
H4
C1
VI_VSYNC[1]
2.24
2.25
2.25
H23
C2
VI_D[1]
2.67
2.67
2.66
H24
C3
VI_D[5]
1.32
1.32
1.32
H25
C4
VI_D[8]
1.28
1.28
1.27
C5
VIO_D[1]
0.00
0.00
0.00
H26
J1
C6
VIO_D[4]
1.19
0.38
1.17
J2
C7
VIO_D[8]
1.10
1.08
1.10
J3
C8
VO_HSYNC
2.86
2.86
2.85
J4
C9
VO_D[2]
1.18
0.38
1.18
C10
VO_D[6]
1.10
1.08
1.10
J23
J24
C11
VO_D[10]
1.19
0.38
1.17
J25
C12
VO_D[13]
1.02
1.07
1.01
J26
C13
AIN_SCLK
1.62
1.63
1.61
K1
C14
A2IN_D_GPIO
0.00
0.00
0.00
C15
AOUT_FSYNC
1.62
1.63
1.61
K2
K3
C16
AIN_D[0]
1.21
1.21
1.20
K4
C17
AOUT_D[3]
0.00
0.00
0.00
K23
C18
AOUT_D[0]
1.62
1.64
1.61
K24
C19
UART2_RTS
0.00
0.00
0.00
C20
SCL
3.15
3.18
3.16
K25
K26
C21
VDD_CORE
1.08
1.05
1.05
L1
C22
VDD_CORE
1.08
1.05
1.05
L2
C23
VDD_DRAM
2.35
2.29
2.30
L3
C24
IRTX1
3.21
3.23
3.21
C25
SDRAM_A[2]
1.14
1.10
1.10
L4
L11
C26
SDRAM_A[3]
1.17
1.16
1.15
EE
PB
REC
PIN NAME
IC101
MODE
MODE
MODE
TCK
2.25
2.25
2.25
L12
GND
VI_D[2]
1.55
1.55
1.55
L13
GND
VI_D[6]
1.50
1.50
1.49
L14
GND
VI_D[9]
1.62
1.62
1.61
L15
GND
VIO_D[2]
1.25
0.66
1.25
L16
GND
VIO_D[5]
1.18
0.94
1.06
L23
VDD_DRAM
VIO_D[9]
1.80
1.77
1.80
L24
VDD_DRAM
VO_ACTIVE
2.49
2.49
2.48
L25
SDRAM_DQM[3]
VO_D[3]
1.08
0.94
1.07
L26
SDRAM_DQS[3]
VO_D[7]
1.81
1.78
1.81
M1
DAC6
VDD_CORE
1.08
1.05
1.05
M2
DAC4
VDD_CORE
1.08
1.05
1.05
M3
AVDD33_DACD
VDD_PAD1
3.22
3.24
3.22
M4
VDD_PAD5
VDD_PAD2
3.22
3.24
3.22
M11
GND
VDD_PAD3
3.22
3.24
3.22
M12
GND
VDD_PAD4
3.22
3.24
3.22
M13
GND
AOUT_D[1]
0.00
0.00
0.00
M14
GND
A2_SCLK
1.61
1.61
1.60
M15
GND
UART2_RX
4.91
4.91
4.91
M16
GND
SPI_MOSI --> SIO_SPI_MOSI
3.05
3.05
3.04
M23
SDRAM_CLK[1]
VDD_CORE
1.08
1.05
1.05
M24
VDD_DRAM
SDRAM_VREF
1.19
1.17
1.17
M25
SDRAM_DQM[2]
VDD_DRAM
2.35
2.29
2.30
M26
SDRAM_DQS[2]
SDRAM_A[10]
1.12
1.08
1.04
N1
GND_BATT
SDRAM_A[0]
1.14
1.09
1.03
N2
VSS_REF
SDRAM_A[1]
1.14
1.09
1.08
N3
RTC_CLKI
TDO
0.89
0.40
0.85
N4
VDD_PAD6
TDI
2.23
2.24
2.24
N11
GND
TMS
2.25
2.26
2.25
N12
GND
TRSTn
0.00
0.00
0.00
N13
GND
GND
0.00
0.00
0.00
N14
GND
SDRAM_RASn
2.01
1.97
1.97
N15
GND
SDRAM_BA[0]
1.21
1.18
1.18
N16
GND
SDRAM_BA[1]
1.18
1.18
1.16
N23
SDRAM_CLKn[1]
AGND_AUDINPLL
0.00
0.00
0.00
N24
VDD_DRAM
AGND_AUDOUTPLL
0.00
0.00
0.00
N25
SDRAM_DQ[22]
AGND_SYSPLL
0.00
0.00
0.00
N26
SDRAM_DQ[23]
BIAS_5V
1.05
1.05
1.06
P1
V_REF
SDRAM_A[4]
1.19
1.16
1.15
P2
VDD_REF
SDRAM_A[13]
1.18
1.06
1.02
P3
RTC_CLKX
SDRAM_WEn
2.03
1.98
1.98
P4
VDD_PAD7
SDRAM_CASn
2.08
1.93
1.85
P11
GND
CLKI
1.48
1.49
1.49
P12
GND
AGND_VIDPLL
0.00
0.00
0.00
P13
GND
AVDD_AUDINPLL
1.05
1.05
1.06
P14
GND
AVDD_SYSPLL
2.35
2.26
2.30
P15
GND
SDRAM_A[8]
1.17
1.16
1.15
P16
GND
SDRAM_A[7]
1.18
1.16
1.15
P23
SDRAM_CLK[0]
SDRAM_A[6]
1.17
1.16
1.15
P24
VDD_DRAM
SDRAM_A[5]
1.16
1.16
1.15
P25
SDRAM_DQ[20]
CLKX
1.69
1.72
1.73
P26
SDRAM_DQ[21]
AGND_DCXO
0.00
0.00
0.00
R1
AGND_ADCD
AVDD33_DCXO
3.23
3.24
3.22
R2
AVDD33_ADCD
AVDD_AUDOUTPLL
1.06
1.05
1.06
R3
VDD_BATT
SDRAM_CKE
2.10
2.05
2.05
R4
VDD_PAD8
SDRAM_A[12]
1.14
1.09
1.06
R11
GND
SDRAM_A[11]
1.12
1.08
1.05
R12
GND
SDRAM_A[9]
1.17
1.14
1.15
R13
GND
DAC_Dvss
0.00
0.00
0.00
R14
GND
DAC_OUTB
1.58
1.58
1.58
R15
GND
DAC_OUTB
1.58
1.58
1.58
R16
GND
AVDD33_VIDPLL
3.23
3.23
3.22
R23
SDRAM_CLKn[0]
SDRAM_DQ[28]
1.18
1.18
1.18
R24
VDD_DRAM
SDRAM_DQ[29]
1.11
1.11
1.11
R25
SDRAM_DQ[18]
SDRAM_DQ[30]
1.11
1.11
1.11
R26
SDRAM_DQ[19]
SDRAM_DQ[31]
1.11
1.11
1.11
T1
RFP
DAC2
0.63
0.61
0.64
T2
RFN
DAC1
0.64
0.62
0.64
T3
AVDD33_ADC
AVDD33_DAC
3.21
3.22
3.20
T4
AVDD33_ADC
VDD_CORE
1.08
1.05
1.05
T11
GND
SDRAM_DQ[24]
1.11
1.11
1.11
T12
GND
SDRAM_DQ[25]
1.13
1.13
1.13
T13
GND
SDRAM_DQ[26]
1.12
1.12
1.12
T14
GND
SDRAM_DQ[27]
1.11
1.11
1.11
T15
GND
DAC5
0.72
0.72
0.72
T16
GND
DAC3
0.73
0.73
0.64
T23
VDD_DRAM
AVDD33_DAC
3.21
3.22
3.20
T24
VDD_DRAM
VDD_CORE
1.08
1.05
1.05
T25
SDRAM_DQ[16]
GND
0.00
0.00
0.00
T26
SDRAM_DQ[17]
3-74
EE
PB
REC
PIN NAME
IC101
PIN NAME
MODE
MODE
MODE
0.00
0.00
0.00
U1
USB_VSS
0.00
0.00
0.00
U2
AVDD33_USB
0.00
0.00
0.00
U3
AGND_ADC
0.00
0.00
0.00
U4
AGND_ADC
0.00
0.00
0.00
U23
SDRAM_DQ[12]
2.35
2.29
2.30
U24
SDRAM_DQ[13]
2.35
2.29
2.30
U25
SDRAM_DQ[14]
0.35
0.32
0.30
U26
SDRAM_DQ[15]
1.16
1.16
1.15
V1
USB_DPLUS0
0.72
0.72
0.73
V2
USB_DMINUS0
0.64
0.62
0.73
V3
USB_DPULS1
3.21
3.22
3.20
V4
USB_DMINUS1
3.22
3.24
3.22
V23
SDRAM_DQ[8]
0.00
0.00
0.00
V24
SDRAM_DQ[9]
0.00
0.00
0.00
V25
SDRAM_DQ[10]
0.00
0.00
0.00
V26
SDRAM_DQ[11]
0.00
0.00
0.00
W1
USB_OC_0
0.00
0.00
0.00
W2
USB_PO_0
0.00
0.00
0.00
W3
USB_PO_1
1.22
1.20
1.20
W4
USB_OC_1
2.35
2.29
2.30
W23
SDRAM_DQ[6]
0.35
0.32
0.30
W24
SDRAM_DQ[7]
1.16
1.16
1.15
W25
SDRAM_DQM[1]
0.00
0.00
0.00
W26
SDRAM_DQS[1]
0.00
0.00
0.00
Y1
CLKO
0.00
0.00
0.00
Y2
ATAPI_DATA[6]
3.22
3.24
3.22
Y3
ATAPI_DATA[7]
0.00
0.00
0.00
Y4
ATAPI_DATA[8]
0.00
0.00
0.00
Y23
SDRAM_DQ[4]
0.00
0.00
0.00
Y24
SDRAM_DQ[5]
0.00
0.00
0.00
Y25
SDRAM_DQM[0]
0.00
0.00
0.00
Y26
SDRAM_DQS[0]
0.00
0.00
0.00
AA1
ATAPI_DATA[10]
1.20
1.17
1.16
AA2
ATAPI_DATA[4]
2.35
2.29
2.30
AA3
ATAPI_DATA[5]
1.13
1.13
1.13
AA4
ATAPI_DATA[9]
1.13
1.13
1.13
AA23 RST- /RST_E5/FLASH
1.18
1.18
1.18
AA24 SDRAM_DQ[1]
3.22
3.23
3.22
AA25 SDRAM_DQ[2]
NC
NC
NC
AA26 SDRAM_DQ[3]
3.22
3.24
3.22
AB1
ATAPI_DATA[12]
0.00
0.00
0.00
AB2
ATAPI_DATA[2]
0.00
0.00
0.00
AB3
ATAPI_DATA[11]
0.00
0.00
0.00
AB4
ATAPI_DATA[3]
0.00
0.00
0.00
AB23 D[00]
0.00
0.00
0.00
AB24 HOST_ALE E5_ALE
0.00
0.00
0.00
AB25 HOST_UDSn
1.21
1.19
1.19
AB26 SDRAM_DQ[0]
2.35
2.29
2.30
AC1
ATAPI_DATA[15]
1.13
1.13
1.13
AC2
ATAPI_DATA[14]
1.14
1.14
1.14
AC3
ATAPI_DATA[1]
0.00
0.00
0.00
AC4
ATAPI_DATA[0]
0.00
0.00
0.00
AC5
ATAPI_DMARQ
0.00
0.00
0.00
AC6
ATAPI2_DATA[2]
3.22
3.24
3.22
AC7
ATAPI2_DATA[6]
0.00
0.00
0.00
AC8
ATAPI2_DATA[10]
0.00
0.00
0.00
AC9
ATAPI2_DATA[14]
0.00
0.00
0.00
AC10 ATAPI2_ADDR[2]
0.00
0.00
0.00
AC11 VDD_CORE
0.00
0.00
0.00
AC12 VDD_CORE
0.00
0.00
0.00
AC13 VDD_CORE
1.20
1.17
1.17
AC14 VDD_PAD9
2.35
2.29
2.30
AC15 VDD_PAD10
1.18
1.18
1.18
AC16 VDD_PAD11
1.18
1.18
1.18
AC17 PHY_LREQ
0.00
0.00
0.00
AC18 CS1 /E5_CS1
0.00
0.00
0.00
AC19 MA[23]
0.00
0.00
0.00
AC20 MA[2]
0.00
0.00
0.00
AC21 WAIT /WAIT
0.00
0.00
0.00
AC22 D[12]
0.00
0.00
0.00
AC23 D[10]
0.00
0.00
0.00
AC24 D[4]
0.00
0.00
0.00
AC25 OE- /E5_OE
0.00
0.00
0.00
AC26 GPIO[1] VINT_INT
0.00
0.00
0.00
AD1
ATAPI_DATA[13]
2.35
2.29
2.30
AD2
ATAPI_DIORn
2.35
2.29
2.30
AD3
ATAPI_DMAACKn
1.18
1.18
1.18
AD4
ATAPI_ADDR[1]
1.18
1.18
1.18
AD5
ATAPI2_DMARQ
3-75
INFORMACIÓN:
1. Comprobación de tensión con RH200 W/S
2. Modo EE: comprobar con la señal C2
3. Modo Playback: comprobar con DVD TEST DISC KDV-N capítulo 2
4. Modo Record: comprobar con la señal de grabación C2 utilizando el DVD -RW
Marca: Imation, modo VR
EE
PB
REC
IC101
PIN NAME
MODE
MODE
MODE
MODE
0.00
0.00
0.00
AD6
ATAPI2_DATA[3]
NC
NC
NC
AD7
ATAPI2_DATA[7]
0.00
0.00
0.00
AD8
ATAPI2_DATA[11]
0.00
0.00
0.00
AD9
ATAPI2_DATA[15]
1.18
1.18
1.18
AD10 ATAPI2_ADDR[3]
1.18
1.18
1.18
AD11 ATAPI2_DMAACKn
1.18
1.18
1.18
AD12 ATAPI2_INTRQ
1.18
1.18
1.18
AD13 PHY_CTL[0]
NC
NC
NC
AD14 PHY_DATA[0]
NC
NC
NC
AD15 PHY_DATA[6]
NC
NC
NC
AD16 PHY_CTL[1]
NC
NC
NC
AD17 CS4 /E5_CS4
1.18
1.18
1.18
AD18 CS2 /E5_CS2
1.18
1.18
1.18
AD19 MA[22]
1.18
1.18
1.18
AD20 MA[1]
1.18
1.18
1.18
AD21 GPIO[3] HATA_IRQ
0.00
0.00
0.00
AD22 GPIO[0] -->SiL9030_INT
NC
NC
NC
AD23 D[13]
NC
NC
NC
AD24 D[8]
0.00
0.00
0.00
AD25 D[5]
1.18
1.18
1.18
AD26 D[3]
1.18
1.18
1.18
AE1
ATAPI_DIOWn
0.35
0.32
0.30
AE2
ATAPI_RESET
1.16
1.16
1.15
AE3
ATAPI_ADDR[3]
1.65
1.65
1.64
AE4
ATAPI_INTRQ
0.76
0.74
0.84
AE5
ATAPI2_DATA[0]
0.00
0.00
0.00
AE6
ATAPI2_DATA[4]
0.77
0.75
0.86
AE7
ATAPI2_DATA[8]
1.18
1.18
1.18
AE8
ATAPI2_DATA[12]
1.18
1.18
1.18
AE9
ATAPI2_ADDR[0]
0.35
0.32
0.30
AE10 ATAPI2_ADDR[4]
1.16
1.16
1.15
AE11 ATAPI2_IORDY
0.77
0.77
0.88
AE12 ATAPI2_RESET
0.77
0.76
0.84
AE13 PHY_DATA[3]
0.77
0.77
0.84
AE14 PHY_DATA[4]
0.76
0.74
0.85
AE15 PHY_DATA[7]
3.12
3.13
3.11
AE16 PHY_DATA[1]
1.18
1.18
1.10
AE17 CS5
1.18
1.18
1.18
AE18 CS0 /E5_CS0
1.18
1.18
1.18
AE19 MA[5]
0.77
0.77
0.87
AE20 MA[4]
0.76
0.75
0.84
AE21 GPIO[4]
0.77
0.75
0.87
AE22 GPIO[2] /ETHERNET_IRQ
0.77
0.76
0.84
AE23 D[15]
0.00
0.00
0.00
AE24 D[14]
0.00
0.00
0.00
AE25 D[2]
3.21
3.23
3.21
AE26 D[1]
1.18
1.18
1.12
AF1
ATAPI_ADDR[4]
0.78
0.78
0.89
AF2
ATAPI_ADDR[2]
0.77
0.76
0.89
AF3
ATAPI_ADDR[0]
0.77
0.77
0.84
AF4
ATAPI_IORDY
0.76
0.76
0.84
AF5
ATAPI2_DATA[1]
0.00
0.00
0.00
AF6
ATAPI2_DATA[5]
1.95
1.92
1.93
AF7
ATAPI2_DATA[9]
1.94
1.90
1.91
AF8
ATAPI2_DATA[13]
1.91
1.88
1.90
AF9
ATAPI2_ADDR[1]
1.94
1.91
1.92
AF10 ATAPI2_DIOWn
0.00
0.00
0.00
AF11 ATAPI2_DIORn
1.08
1.05
1.05
AF12 PHY_LINK_ON
1.08
1.05
1.05
AF13 PHY_DATA[2]
1.08
1.05
1.05
AF14 PHY_DATA[5]
3.22
3.24
3.22
AF15 PHY_CLK
3.22
3.24
3.22
AF16 PHY_LPS
3.22
3.24
3.22
AF17 CS3 /E5_CS3
0.00
0.00
0.00
AF18 MA[24]
3.22
3.24
3.21
AF19 MA[3]
0.00
0.00
0.00
AF20 LWE- /E5_LWEn
0.00
0.00
0.00
AF21 DTACK
3.82
3.82
3.81
AF22 GPIO[5] SIO_SPI_CS0
2.87
2.86
2.86
AF23 D[9]
0.00
0.00
0.00
AF24 D[11]
0.00
0.00
0.00
AF25 D[6]
3.21
3.23
3.21
AF26 D[7]
3.23
3.24
3.22
0.76
0.74
0.87
3.23
3.24
3.22
3.23
3.05
3.22
0.00
0.00
0.00
0.00
0.00
0.00
EE
PB
REC
MODE
MODE
1.95
1.92
1.93
0.00
0.00
0.00
1.93
1.90
1.91
1.93
1.90
1.91
3.22
3.23
3.21
3.22
3.24
3.21
0.00
0.00
0.00
0.07
0.07
0.07
0.00
0.00
0.00
0.00
0.00
0.00
0.03
0.03
0.03
3.23
3.24
3.22
3.22
3.24
3.21
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
3.23
3.24
3.22
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
3.23
3.24
3.22
3.23
3.24
3.22
3.23
3.24
3.22
0.00
0.00
0.00
1.94
1.91
1.92
1.92
1.87
1.89
1.92
1.89
1.91
1.95
1.92
1.93
0.00
0.00
0.00
3.21
3.22
3.21
4.50
4.50
4.50
3.23
3.24
3.22
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
3.23
3.24
3.22
3.22
3.24
3.21
0.00
0.00
0.00
0.00
0.00
0.00
3.23
3.24
3.22
3.20
3.23
3.21
0.00
0.00
0.00
2.87
2.86
2.86
0.00
0.00
0.00
0.00
0.00
0.00
3.22
3.23
3.21
0.00
0.00
0.00
0.00
0.00
0.00
4.60
4.60
4.61
1.96
1.92
1.94
1.93
1.89
1.91
1.95
1.92
1.93
1.93
1.90
1.91
0.00
0.00
0.00
3.23
3.23
3.21
3.23
3.23
3.21
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
1.64
1.66
1.66
3.21
3.23
3.23
3.22
3.24
3.21
0.00
0.00
0.00
0.00
0.00
0.00
3.21
3.23
3.21
3.23
3.24
3.22
3.23
3.24
3.22
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00

Publicidad

Tabla de contenido
loading

Tabla de contenido