Descargar Imprimir esta página

Sanyo CHASIS 057 E-5 Serie Manual De Servicio página 5

Publicidad

(TDA4433), que convierte la respuesta en "S" del siste-
ma AFT lineal, en una información digital. Esta se aplica
al IC02 y se traduce en adecuadas variaciones de la
tensión de sintonía. Además, el IC03 produce la señal
de identificación de la emisora de TV, a partir de la se-
ñal de vídeo detectada (pin 13) y de los impulsos de
retroceso de línea (pin 12). Las funciones de cada patilla
del IC02 son los siguientes:
Ciclo de borrado: La fig.3, muestra el valor de (12) du-
rante la operación de borrado. La corriente de pico es
7mA máximo durante el borrado y 6mA máximo durante
la lectura. El tiempo de borrado es de 10ms, para un
circuito integrado nuevo y se incrementa con el número
de ciclos de modificación hasta 200ms, después de
1000 ciclos.
Pin 1. Conexión a masa del substrato del circuito
integrado.
Pin 2. Alimentación para la memoria. Para modificar el
contenido de la memoria se aplica una tensión de 25V
±1V. Durante el ciclo de escritura, esta tensión se obtie-
ne mediante el seguidor de emisor Q12, cuya base está
conectada al circuito estabilizador de 33V . IC04. El ciclo
de modificación del contenido de la memoria es:
A. Se escriben "unos" en los bits de la palabra seleccio-
nada.
B. Se borran todos los bits de la palabra seleccionada.
C. Se escribe el nuevo contenido.
Durante los ciclos de borrado, se analiza constantemen-
te la situación de la memoria y por tanto, después de
cada impulso de escritura o de borrado, se realiza una
operación de lectura. El ciclo de lectura o borrado se
detiene tan pronto como el resultado de la lectura. se da
como válido.
Ciclo de escritura: En la figura 2, se muestra la ampli-
tud y la duración de la corriente que se introduce en la
patilla 2 (IJ del IC02, durante el ciclo de escritura. El
tiempo de escritura es de 3 ó 4ms., para los primeros
ciclos y se incrementa hasta aproximadamente 30ms.,
después de 1000 ciclos.
Ciclo de lectura: La figura 4, muestra la forma de la
corriente durante una operación de lectura.
Pin 3 Salida de impulsos para la memoria. Por esta pa-
tilla aparecen los impulsos de control que se aplican a la
base de Q11, para producir la corriente necesaria en los
ciclos de modificación y lectura de la memoria. Esta sali-
da es del tipo drenador abierto.
Pin 4 La patilla 4, es la salida de un convertidor digital
analógico con una resolución de 16 pasos y una fre-
cuencia de 15KHz, cuya salida es filtrada por R78 y
C28, obteniéndose la tensión continua de control de
saturación (borne 7 del conector FQ).
El valor de la tensión se memoriza para cada programa
(4 bit), junto con los 13 bits de tensión de sintonía y los
2 Bits de banda al pulsar el comando de memorización.
Pin 5 Salida del convertidor D/A de la tensión de
sintonía.
En esta patilla está presente la señal pulsante de 8192
pasos, para la obtención de la tensión de sintonía. La
modulación del impulso se realiza por combinación de
un multiplicador, con el principio de modulación de an-
chura de los impulsos, partiendo de una tensión de
sintonía creciente desde cero. El número de impulsos
aumenta continuamente hasta 28=256. A partir de este
punto, el número de impulsos permanece constante,
pero la duración de cada impulso aumenta hasta alcan-
zar el valor máximo del contador interno. (Ver fig. 5).
La salida del circuito integrado, es un drenaje abierto
(R64) y el convertidor D/A, lo constituye Q13, siendo el
integrador R70 y C23.
Pin 6 Salida de estado del AFT digital. Esta patilla está a
un nivel bajo, cuando se activa la función AFT.
Controla directamente el diodo led indicador, situado en
el panel frontal (LD 05 en PCB display).
Se trata también de un drenaje abierto.
5
Manual de Servicio Chasis 057

Publicidad

loading