Descargar Imprimir esta página

Control Remoto - Sanyo CHASIS 057 E-5 Serie Manual De Servicio

Publicidad

mo de 0,3seg. Después de la recepción del comando se
produce una lectura de memoria.
Debido a la necesidad de que haya +25V en el emisor
de Q12 para esta operación, esto se produce con un
retardo de 1seg. Si se repite el comando la patilla 25
pasa a nivel bajo, con lo que Q-9, se bloquea y Q-852
en el PCB general se satura, desapareciendo la alimen-
tación B6, con lo que el aparato queda en posición de
espera.
Una nueva orden de puesta en marcha mediante el co-
mando ON, determina la lectura de la memoria, corres-
pondiente al programa que existía, cuando se pulsó el
comando.
Pins 27 al 36. Estas patillas corresponden a las salidas
de control del display de visualización de la memoria de
programa seleccionada. La intensidad máxima para ca-
da segmento es de 15mA, a excepción de la patilla 36,
que corresponde a la conexión de los dos cátodos del
display y que permite 50mA.
La patilla 31 se conecta a +5V, en esta aplicación (16
programas), y la 32 a masa.
Píns 37 al 40. Estas salidas controlan los transistores
que proporcionan las tensiones de conmutación de
bandas son las siguientes:
Patilla 37 UHF (Q04); Patilla 38, conectada a masa;
Patilla 39 VHF banda III (Q05); Patilla 40 VHF banda I
(Q06).

4. CONTROL REMOTO

El transmisor para control remoto lo constituye el circuito
integrado M708 (IC01), que funciona en modo flash.
Emplea un sistema de transmisión muy fiable; cada pa-
labra transmitida, está estructurada como sigue: 4 bits
de dirección y 6 bits de comando, se envía además un
código de fin de transmisión (al soltar la tecla) así como
bit de sincronización de reloj y bits de seguridad; es de-
cir, cada palabra contiene 12 bits. La información bina-
ria, queda determinada por el intervalo de tiempo entre
dos impulsos. Si llamamos "T" a la base de tiempo, la
codificación es la siguiente:
Bit impares: 0 = T, 1 = 2T.
Bit pares: 0 = T, 1 = 3T.
Esta diferente codificación para bits pares e impares,
mejora la capacidad de reconocimiento de códigos
falsos en el receptor. También se transmite un bit de
paridad, para aumentar la fiabilidad de la transmisión.
Este bit es un "1", si el número del "1" transmitido es par
y "0" si es impar. Adicionalmente, cada palabra contiene
un impulso preliminar (uno de inicio y uno de paro).
El espacio entre el preliminar y el inicio es de 4T. Le si-
guen después de un intervalo 1T, 11 impulsos de datos
(más un bit de paridad) y la palabra termina después de
un intervalo 4T, con un impulso de paro. Como conse-
cuencia una palabra que tenga 10 "0", tendrá una dura-
ción 21T, y una que contenga 10 "1" tendrá una dura-
ción de 36T. En la figura 8 puede verse un ejemplo de la
estructura de palabra.
La sincronización entre el transmisor y el receptor se
realiza, midiendo en el receptor el intervalo entre el im-
pulso de inicio y el primer impulso de datos. Este valor
se memoriza y se usa como base de tiempo T. La base
de tiempo del emisor queda fijada por el resonador X1 a
455KHz y la frecuencia del receptor por el resonador
X01, al mismo valor. Las órdenes se introducen a través
del teclado sobre las barras de entrada y salida de las
patillas 4 a 14 y 4 a 8. Para que se ejecute el comando,
el contacto debe estar cerrado un mínimo de 25mS. Las
operaciones dobles o múltiples no producen ningún
efecto y la información se transmite repetitivamente a
intervalos de 102mS. Cuando se interrumpe el contacto,
el circuito transmite después de 18mS el código de fin
de transmisión y se queda en modo "espera". El circuito
IC01 , no acepta ningún nuevo comando, hasta que se
produce el código de "fin de transmisión".
El formato de la señal en modo "flash", puede verse en
la figura 9; la tabla 2 muestra los códigos de cada
comando.
5. PROCESO DE SEÑAL (IC201) TDA 4505
Este circuito integrado comprende las funciones de se-
ñal en un solo chip, y son las siguientes:
- Amplificador de frecuencia intermedia de vídeo.
- Demodulador síncrono.
- Circuito CAG, con salida CAG retardado.
- Amplificador de vídeo.
- Amplificador de FI de sonido.
- Discriminador de sonido.
- Circuito de AFT, con muting.
- Circuito de sincronismo horizontal con dos bucles de
control.
- Sincronismo vertical por división de frecuencia.
- Generador de impuIso :"diente de sierra", con conmu-
tación automática de amplitud para 50/60Hz.
- Identificador de transmisión con muting de sonido.
- Generador de impulso almena.
- Entrada para señal de sincronismo exterior.
- Automatismo para el funcionamiento con VTR.
El funcionamiento general puede comprenderse obser-
vando el diagrama de bloques de la fig. 10. Las funcio-
nes de cada patilla son las siguientes:
Pin 1. Tensión de ajuste del arranque del CAG retarda-
do.
Mediante VR201, se ajusta la polarización del sistema
de CAG, para que la tensión en la patilla 5, empiece a
disminuir con señales superiores a 1,6mV en antena.
Pin 2. Generador de tensión en diente de sierra para la
deflexión vertical.
La constante de tiempo queda determinada por R701 y
C701.
Pin 3. Corriente de control para el amplificador de barri-
do vertical.
Se aplica a la etapa de barrido vertical IC701, a través
del filtro pasa bajo R704-C703.
Pin 4. Entrada para realimentación vertical.
La señal procedente de la etapa de barrido se aplica a
esta patilla, con objeto de obtener la amplitud, ganancia
y linealidad adecuadas de la corriente de control.
Pin 5. Salida de tensión de control del CAG del sintoni-
zador.
8
Manual de Servicio Chasis 057

Publicidad

loading