ES 66
9.
L01H.1E
V
IN
V
CC
1
Vcc
Drain
8
2
Gnd
HVS
7
C
Vcc
3
Ctrl
Driver
6
4
Demag
Sense
5
R
1
Basic Burst mode configuration
Figura 9-14
El sistema entra en el modo standby de ráfagas cuando el
microprocesador activa la línea 'Stdby_con'. Cuando esta línea
se pone en estado alto, la base del TS7541 se pone en estado
alto. Esto se activa mediante la corriente del colector TS7542.
Cuando se activa el TS7541, se activa el optoacoplador
(7515), enviando una señal de corriente grande a la patilla 3
(Ctrl). En respuesta a esta señal el C.I. deja de conmutar y
entra en un modo 'hipo'. Esta señal de activación de ráfagas
debe estar presente durante un período superior a la
'supresión de ráfagas' (y 30 µs típicos): el tiempo de supresión
evita la activación de ráfagas falsas debido a picos.
El funcionamiento en modo standby de ráfagas continua hasta
que el microcontrolador pone la señal 'Stdby_con' en estado
bajo nuevamente. La base del TS7541 no puede pasar a
estado alto y por lo tanto, no puede activarse. Esto desactivará
el modo ráfagas. El sistema entra en la secuencia de
encendido y se inicia el comportamiento de conmutación
normal.
Como descripción más detallada de un ciclo de ráfagas, se
definen tres intervalos:
•
t1: Descarga de V
CC
activo. Durante el primer intervalo, se transfiere la energía,
lo que resulta en un aumento de la tensión de salida
(V
) frente al estabilizador. Cuando se almacena
STAB
energía suficiente en el condensador, este C.I. se
desactivará mediante un pulso de corriente generado en el
secundario. Este pulso se transfiere al primario mediante
el optoacoplador. El controlador desactivará el controlador
de salida (modo de reinicio seguro) cuando el pulso de
corriente alcance un nivel de umbral de 16 mA en la patilla
Ctrl. Se coloca una resistencia R
optoacoplador, para limitar la corriente que va a la patilla
Ctrl. Mientras tanto, el condensador V
debe mantenerse por encima de V
•
t2: Descarga de V
CC
inactivo. Durante el segundo intervalo, V
hasta V
. La tensión de salida disminuirá dependiendo
UVLO
de la carga.
•
t3: Carga de V
cuando el control de compuerta está
CC
inactivo. El siguiente intervalo se inicia cuando se alcanza
UVLO. La corriente interna carga el condensador V
(también se descarga el condensador de inicio suave).
Cuando el condensador V
arranque, se activa el controlador y se inicia un nuevo ciclo
de ráfagas.
Descripción del circuito
V
V
STAB
Linear
stabilizer
C
STAB
Burst-Mode stand-by on/off
from microprocessor
Current pulse
generator
CL 16532020_081.eps
cuando el control de compuerta está
(R3519) en serie con el
1
se descarga pero
CC
.
UVLO
cuando el control de compuerta está
se descarga
CC
CC
se carga a la tensión de
CC
Active/
inactive
µC
I
L
V
STAB
V
CC
100401
9.6.3
Eventos de protección
El SMPS IC7520 tiene las siguientes características de
protección:
Detección de desmagnetización
Esta característica garantiza el funcionamiento en el modo de
conducción discontinuo en todo momento. El oscilador no
iniciará una nueva carga del primario hasta que haya finalizado
la carga del secundario. Esto se hace así para asegurar que el
FET 7521 no se active hasta haber completado la
desmagnetización del transformador 5520. La función es una
característica de protección adicional contra:
•
la saturación del transformador,
•
daños en los componentes durante el arranque inicial,
•
una sobrecarga de la salida.
La detección de desmagnetización se lleva a cabo mediante
un circuito interno que protege la tensión (Vdemag) en la patilla
4 conectada al bobinado V
(R3522). La figura siguiente muestra el circuito y las formas de
onda ideales en este bobinado.
I
I
(opp)(demag)
configuration
Protección de sobretensión
La protección de sobretensión garantiza que la tensión de
salida permanezca por debajo de un nivel ajustable. Esto
funciona detectando la tensión auxiliar mediante la corriente
que fluye hacia la patillas 4 (DEM) durante la carga del
secundario. Esta tensión es una réplica bien definida de la
tensión de salida. Se promedia cualquier pico de tensión
mediante un filtro interno.
Si la tensión de salida supera el nivel de recorrido OVP
desconecta el MOSFET de potencia.
A continuación, el controlador espera a que se alcance el nivel
de 'bloqueo de sub-tensión' (UVLO = ± 9 V) en la patilla 1
(V
). Esto va seguido de un ciclo de reinicio seguro, después
CC
del cual se inicia la conmutación nuevamente. Este proceso se
repite mientras exista la condición OVP. La tensión de salida,
en la que se produce la función OVP, queda definida por la
resistencia de desmagnetización R3522.
t2
t1
t3
Burst mode waveforms
CL 16532020_082.eps
Figura 9-15
mediante la resistencia R
CC
V
1
Vcc
Drain
8
GATE
2
Gnd
HVS
7
3
Ctrl
Driver
6
Sense
4
Demag
5
(ovp)(demag)
V
WINDING
R
1
0V
D
R
2
V
CC
winding
Magnetization
A
V
demag
B
0V
Figura 9-16
Soft start
V µC
V
(start)
V
(UVLO)
100401
1
Demagnetization
N
⋅
Vcc
V
OUT
N
S
N
⋅
Vcc
V
IN
N
P
Comparator
0.7V
threshold
V
demag
-0.25V