Inversor vectorial de corriente de alto rendimiento de la serie HV100
PID col
valor
oca
Desper
arri
min valor
tar
ba
Producci
frecuencia
ón
Más
Velo
frecuencia
bajo
cida
Cero frecuencia
Tiempo de retraso del sueño
08.17
0.0~600.0S
Tiempo de retraso de despertar
08.18
0.0~600.0S
Ganancia proporcional KP2
08.19
0.01~100.00s
Tiempo de integración Ti2
08.20
0.01~10.00s
Tiempo diferencial Td2
08.21
0.01~10.00s
Límite superior de frecuencia de corte de PID
08.22
【08.23】~300.00Hz
Límite inferior de frecuencia de corte de PID
08.23
-300.00Hz~【08.22】
Frecuencia de sueño
08.24
0.00Hz~【00.13】
009 grupo-PLC simple, multivelocidad
Selección del modo de operación del PLC
09.00
0~3
0: Parar después de un solo ciclo
El inversor se detiene automáticamente después de completar un solo ciclo y debe dar el comando de
funcionamiento nuevamente antes de comenzar. Si el tiempo de ejecución de una determinada etapa es 0, el tiempo de
ejecución salta la etapa y pasa directamente a la siguiente etapa. Como se muestra en la siguiente figura:
PID dormir demor
PID despierta demor
a
PID
comentario
Dormir
Figura F8-6 Diagrama esquemático del segundo modo de reposo
PID dormir demor
a
a
Despert
ar- arri
ba
114
Entorno
Desviación
Dormir
100.0
5.0
5.00
0.05
0.00
50.00
0.00
0.00
0