Descargar Imprimir esta página

S&P IntelliRupter PulseCloser Manual página 67

Publicidad

Paso
TCC = T2
TCC = T1
#1
POCT
TCC = T2
#2
TCC = T2
TCC = T0
#3
TCC = T2
TCC = T0
#4
Prueba/Cierre
TCC = T2
#5
Cambio TCC
TCC = T2
TCC = T1
#4
TCC = T2
TCC = T1
#7
TCC = T2
#8
TCC = T2
TCC = T1
#9
Leyenda
T2 = Interruptor TCC
T1 = Disparo Inicial TCC
T0 = Secuencia de Prueba TCC
TCC = Curva de Corriente de Tiempo
POCT = Temporización de Sobrecorriente de Fase
Figura 41� Un ejemplo de secuencia de prueba de la técnica PulseFinding usando el cambio de la TCC�
TCC = T1 TCC = T1
POCT
POCT
TCC = T1
TCC = T1 TCC = T1
Disparo
Abierto
Abierto
TCC = T0 TCC = T0
TCC = T0 TCC = T0
TCC = T1
TCC = T0 TCC = T0
TCC = T0 TCC = T0
Prueba/Cierre
TCC = T1 TCC = T0
Cambio TCC
TCC = T1
TCC = T1 TCC = T0
Prueba/Cierre
TCC = T1 TCC = T0
Disparo/Bloqueo
Comentarios
Ocurre una Falla
POCT
IR 1 Dispara abierto en las TCC T1
IR 2 e IR3 abiertos en PulseFiding
TCCs para TestSequence se confirman
Pulso IR1 Prueba y cierra
No se detecta ninguna falla
El temporizador de Tiempo de Retardo
de las TCC de Prueba IR1 expira y
las TCC de Disparo Inicial se reafirman
El temporizador de Retardo de la Prueba
IR2 expira y la Prueba de Pulso IR2
se cierra
No se detecta ninguna falla
El temporizador de Tiempo de Retención
de la TCC de Prueba IR2 expira y
las TCC de Disparo Inicial se reafirman
El temporizador de Retraso de Prueba IR3
expira y la Prueba de Pulsos IR3
se cierra
No se detecta ninguna falla
Vuelve la falla antes de que expire
el temporizador de Tiempo de Retención
de la TCC de Prueba y el IR3 Dispara
para Bloquear en la TCC T0
Hoja de Instrucciones de S&C 766-530S
Configuración de la Protección
67

Publicidad

loading