13.2 Retardo de conmutación con un monitor de valores
máximos
El diagrama de tiempos muestra cómo funciona el retardo de conmutación con un
monitor de valores máximos (ESP1 < ESP2) en la entrada analógica� Las salidas
están parametrizadas con la función de normalmente cerrado (OU1 y OU2 →
NC)�
{
ESP2
Eh2
{
ESP1
Eh1
24 V
0 V
24 V
0 V
24 V
0 V
24 V
0 V
28
Analogue In
[°C]
OU 1 (n.c.)
ds1, ds2, dr1, dr2 = 0 s
OU 2 (n.c.)
OU 1 (n.c.)
ds1, ds2 = 2 s / dr1, dr2 = 3 s
2 s
OU 2 (n.c.)
ds1, ds2 = 2 s / dr1, dr2 = 3 s
10
10
10
10
2 s
3 s
10
20
off
off
20
off
off
20
3 s
1
20
2
20
t [s]
t [s]
t [s]
off
t [s]
off
t [s]