Tiempos de ciclo y de respuesta del S7-400
9.2 Cálculo del tiempo de ciclo
Ejemplo 1
En la interfaz DP interna de una CPU 414 están conectados los módulos siguientes:
● 1 * módulo digital DI 4 (4 bits) -> línea D1, 1* byte 0,5 µs
De ello resulta: 1 * 0,5 µs + 7µs (carga base). Por lo tanto, se requieren 7,5 μs.
Ejemplo 2
En la interfaz PN-IO interna de una CPU 414 están conectados los módulos siguientes:
● 1 * módulo digital DI 4 (4 bits) -> línea F1, 1* byte 3 µs
De ello resulta: 1 * 3 µs + 7 µs (carga base). Por lo tanto, se requieren 10 μs.
Ejemplo 3
En la interfaz DP interna de una CPU 416 están conectados los módulos siguientes:
● 1 * módulo analógico AI 8 (16 bytes) -> línea D1, 4* palabras dobles 0,45 µs
De ello resulta: 4 * 0,45 µs + 5 µs (carga base). Por lo tanto, se requieren 6,8 μs.
Ejemplo 4
En la interfaz PN-IO interna de una CPU 416 están conectados los módulos siguientes:
● 1 * módulo analógico AI 8 (16 bytes) -> línea G1, 1* 16 µs
De ello resulta: 1 * 16 µs + 5 µs (carga base). Por lo tanto, se requieren 21 μs.
Ejemplo 5
En una CPU 412 están conectados los siguientes módulos a través de un CP 443-5 (interfaz
DP externa):
● 1 * módulo digital DI 16 (2 bytes) -> línea D2, 1* palabra 5,1 µs
● 1 * módulo digital DO 16 (2 bytes) -> línea D2, 1* palabra 5,1 µs
● 3 * módulos analógicos AI 8 HART (por cada módulo (con 1 variable HART) 21 bytes de
De ello resulta: 2 * 5,1 µs + 3 * 122 µs + 9 µs (carga base). Por lo tanto, se requieren
385,2 μs.
Ejemplo 6
En una CPU 416 están conectados los siguientes módulos a través de un CP 443-1 (interfaz
PN-IO externa):
● 3 * I-Device cada uno con 32 bytes de datos útiles coherentes -> línea G2, 3*módulo
De ello resulta: 3 * 96 µs + 5 µs (carga base). Por lo tanto, se requieren 293 μs.
224
datos útiles coherentes) -> línea E2, 3*122 µs
96 µs
Sistemas de automatización S7-400 Datos de las CPUs
Manual de producto, 08/2011, A5E00850748-10