Módulos
BUILD_ACD
BUILD_ACT
BUILD_BSC
BUILD_DPS
BUILD_ENS
BUILD_SPS
BUILD_XMV
Los planos CFC muestran un comportamiento estándar en el procesamiento de señales. Si una señal de
entrada del plano CFC tiene la calidad
mente la calidad
utilizan módulos para el procesamiento de la calidad, se procesan los atributos de calidad de las señales de
entrada en el plano CFC.
EJEMPLO: Enclavamiento de mando por GOOSE
Para el ejemplo son válidas las siguientes condiciones:
•
Las condiciones de enclavamiento para la protección fallo del interruptor está depositada en el equipo
como plano CFC.
•
Un equipo remoto transmite la señal de autorización para las condiciones de enclavamiento mediante un
telegrama GOOSE.
Si la conexión de comunicación está interrumpida, la señal de autorización (GOOSEStr) entrante con el tele-
grama GOOSE recibe la calidad
siguientes posibilidades: Se utiliza la última señal válida antes de la interrupción de la comunicación (calidad =
good ) o se utiliza un valor de reemplazo de datos con la calidad = good (True, False).
Para esto, se debe crear un plano CFC separado adicional al plano de enclavamiento para el enclavamiento de
mando. Utilice en los planos CFC separados los módulos para el procesamiento de calidad. Divida con el
módulo SPLIT_SPS la señal de entrada (tipo de datos = SPS) en las informaciones valor de datos y calidad. Estas
señales pueden ser procesadas a continuación en el plano CFC por separado. Utilice la información de calidad
como señal de entrada de un módulo BUILD_SPS y asigne a la señal la calidad
obtiene una señal SPS con la calidad
autorización. Los avisos de autorización con la calidad
enclavamiento. La señal de autorización producida en la lógica de enclavamiento para un interruptor está
disponible con la calidad
con los módulos para procesamiento de calidad:
SIPROTEC 5, Protección de sobreintensidad, Manual
C53000-G5078-C017-6, Edición 09.2017
Descripción
Estos módulos acoplan el valor de datos y la calidad. La salida del módulo se utiliza usual-
mente como salida CFC.
Delante de este módulo está conectado generalmente un módulo BUILD_Q.
invalid , todas las señales de salida del plano CFC adquieren igual-
invalid . Este comportamiento estándar no es deseable en algunas aplicaciones. Si se
invalid . Si un plano CFC recibe una señal de entrada inválida, existen las
good . De esta manera se pueden procesar correctamente los avisos de
good como resultado válido. La figura siguiente muestra en un ejemplo el plano CFC
3.3 Procesamiento de los atributos de calidad
good . Como resultado se
good se pueden procesar en el plano CFC del propio
Funciones de sistema
97