1Count24V/100kHz
2.9 Lectura del recorrido
Principio de acuse en el modo isócrono
En el modo isócrono se requieren siempre exactamente 4 ó 6 ciclos de bus para desactivar
los bits de estado y aplicar valores con la función de carga.
Figura 2-42
Detección de errores
Los errores de programación deben ser acusados. Han sido detectados por el
1Count24V/100kHz y aparecen en la interfaz de respuesta. Se realiza un diagnóstico a
través de un canal específico en caso de haberse habilitado el diagnóstico colectivo en la
parametrización (consulte el manual
El bit de error de parametrización se acusa mediante una parametrización correcta.
Figura 2-43
En caso de acuse permanente de error (EXTF_ACK=1) o en caso de paro de la CPU/del
maestro, el 1Count24V/100kHz informa de los errores tan pronto como son detectados y los
borra inmediatamente después de haber sido eliminados.
120
Principio de acuse en el modo isócrono
Acuse del error
Sistema de periferia descentralizada ET 200S
Instrucciones de servicio, 04/2008, A5E00245159-06
).
Funciones tecnológicas