Mitsubishi Electric MELSEC A Serie Manual De Programación página 58

Tabla de contenido

Publicidad

Instrucciones de aplicación II
Grupo
Instrucción
WNXR
WNXRP
WNXR
WNXRP
DNXR
Lógica
NOR
exclusiva
DNXRP
DNXR
DNXRP
BKXNR
BKXNRP
*: La cantidad de pasos de programa depende del tipo de CPU y de los operandos utilizados.
En la utilización de una CPU de QnA: 4
En la utilización de una CPU de Q de procesador único: 3
En la utilización de una CPU de Q de procesador múltiple y
operandos internos de palabra (sin registro de archivo ZR): 6
Constantes : 6
Operandos de bit cuya dirección es un valor múltiplo de 16,
que tienen la denominación de bloque de bit K8 y que no se procesan por la asignación de índice: 6
En la utilización de una CPU de Q de procesador múltiple y operandos diferentes a los operandos arriba
indicados. 4
**: La cantidad de pasos de programa depende del tipo de CPU y de los operandos utilizados.
En la utilización de una CPU de QnA: 4
En la utilización de una CPU de Q y
operandos internos de palabra (sin registro de archivo ZR): 6
Constantes : 6
Operandos de bit cuya dirección es un valor múltiplo de 16,
que tienen la denominación de bloque de bit K8 y que no se procesan por la asignación de índice: 6
En la utilización de una CPU de Q y operandos diferentes a los operandos arriba indicados. 4
***: La cantidad de pasos de programa depende los operandos utilizados.
La cantidad precisa se indica en el párrafo en el cual se describen las instrucciones individuales.
2 – 34
Variables
(d) ∨ (s) → (d)
s, d
(s1)
s1, s2, d1
(d+1, d) ∨ (s+1, s)
(d+1, d)
s, d
((s1)+1, s1)
s1, s2, d
(d+1, d)
(s1)
s1, s2, n, d
Significado
Ejecución
(s2)
(d1)
((s2)+1, s2)
(s2)
(d)
n
Instrucciones
Referencia
Q
A
***
3
7.1.7
5
***
4
7.1.7
7
*
***
7.1.7
3
9
**
7.1.7
4
5
7.1.8
Programación MELSEC A y Q

Hide quick links:

Publicidad

Tabla de contenido
loading

Tabla de contenido