IBM PCIe Manual Del Usuario página 20

Ocultar thumbs Ver también para PCIe:
Tabla de contenido

Publicidad

Nota: el conmutador 1 y el conmutador 2 PCIe3 proporcionan buses PCIe buses del módulo de
procesador SCM0.
v Ranuras PCIe
v Controlador de la red de área local (LAN) PCIe
v Controlador SAS PCIe3 interno
Los dos conmutadores PCIe3 son los siguientes:
La Tabla 3 lista las características que proporcionan los conmutadores PCIe3.
Tabla 3. Conmutadores PCIe3 en el sistema
Características proporcionadas
Áreas y puertos
Área y polaridad inversa
Todos los puertos soportan mantenimiento simultáneo a
través del bus I2C
Comprobación de redundancia cíclica (CRC) de extremo
a extremo y comprobación de errores de bit Poison
Paridad de vías de datos
Corrección de errores de memoria
Informe avanzado de errores
Ancho de banda de dúplex máximo
Designar cualquier puerto como puerto en sentido
ascendente
Paquete FCBGA 27x27 mm, 676 patillas
Consumo de Power
Notas:
v Hasta 3 adaptadores pueden estar en modalidad compartida SR-IOV
v de los 3 adaptadores en modalidad compartida SR-IOV, un máximo de 2 adaptadores pueden ser FC EC2S o
EC2U.
La Figura 1 en la página 3 muestra la vista posterior del sistema con los códigos de ubicación de las
ranuras de adaptador PCIe.
La Tabla 4 en la página 3 lista las ubicaciones de las ranuras del adaptador PCIe y los detalles de los
sistemas 9009-41A, 9009-42A y 9223-42H.
2
Power Systems: Ubicación del adaptador PCIe para 9009-41A, 9009-42A o 9223-42H
Conmutador 1 y conmutador 2
48 áreas, 12 puertos, PCIe3
Negociación de velocidad serializador/deserializador
(SerDes) con transferencias en 8 gigas por segundo
(GT/s) integradas para cada puerto
Soportado
Soportado
Soportado
Soportado
Soportado
768 GT/s
v Nominal: 8 vatios
v Máximo: 12 vatios

Publicidad

Tabla de contenido
loading

Tabla de contenido