NOTA:
Si se combinan dos capacidades diferentes de la Memoria persistente Intel serie 200 (BPS) se muestra una advertencia
de F1/F2, ya que la configuración no es soportada.
● Memoria persistente Intel serie 200 (BPS)La Memoria persistente Intel serie 200 (BPS) se puede combinar con RDIMM, LRDIMM y
LRDIMM 3DS.
● No es posible combinar tipos de DIMM DDR4 (RDIMM, LRDIMM y LRDIMM 3DS) dentro de canales, en el caso de la controladora de
memoria integrada (iMC), o entre conectores.
● No es compatible la combinación de los modos de funcionamiento (aplicación directa, modo de memoria) de la Memoria persistente
Intel serie 200 (BPS).
● Si solo hay un DIMM en un canal, el DIMM debe estar siempre en la primera ranura de ese canal (ranura blanca).
● Si hay una Memoria persistente Intel serie 200 (BPS) y un DIMM DDR4 en el mismo canal, siempre conecte la memoria persistente
Intel serie 200 (BPS) en la segunda ranura (ranura negra).
● Si la Memoria persistente Intel serie 200 (BPS) está configurada en el modo de memoria, la relación de capacidad recomendada entre
la DDR4 y la Memoria persistente Intel serie 200 (BPS) es de 1:4 a 1:16 por iMC.
● Memoria persistente Intel serie 200 (BPS)La Memoria persistente Intel serie 200 (BPS) no se puede combinar con otras capacidades
de Memoria persistente Intel serie 200 (BPS) ni con NVDIMM.
● No es posible combinar diferentes capacidades de RDIMM y LRDIMM cuando la memoria persistente Intel serie 200 (BPS) está
instalada.
● Memoria persistente Intel serie 200 (BPS)No se permiten Memoria persistente Intel serie 200 (BPS) de capacidades diferentes.
● El arranque de VMware ESXi tarda más tiempo cuando se configura una mayor capacidad de la Memoria persistente Intel serie 200
(BPS) en el modo de aplicación directa. Esto es de esperar, ya la ARS en segundo plano se está realizando en los conjuntos de
intercalación y se debe completar antes de que el almacén de datos de la memoria persistente se monte en ESXi.
● App Direct (AD) se puede ocupar de forma simétrica o asimétrica en todos los conectores.
● En el modo de memoria (MM), se requiere simetría entre conectores.
● El modo de memoria no se soporta en las configuraciones de 6 + 1, 8 + 1 y 12 + 2, independientemente de la relación de capacidad
entre la DDR y la Memoria persistente Intel serie 200 (BPS).
● En el entorno VMware ESXI, si se cambia el objetivo de BPS entre el modo de aplicación directa y el modo de memoria, se recomienda
borrar los DIMM antes de crear un objetivo nuevo.
● Coloque la memoria persistente Intel serie 200 (BPS) en la ranura de DIMM 1, a menos que la Memoria persistente Intel serie 200
(BPS) sea el único DIMM en ese canal y, luego, ocupe la ranura de DIMM 0.
Para obtener más información sobre las configuraciones de la memoria persistente Intel serie 200 (BPS) soportadas, consulte la Guía
del usuario de la memoria persistente Intel serie 200 (BPS) de Dell EMC en
server_int_poweredge.
Tabla 21. Memoria persistente Intel serie 200 (BPS) soportada en configuraciones de doble procesador
Configuración
Descripción por
procesador
Configuración 1
4 RDIMM, 4 Memoria
persistente Intel serie 200
(BPS)
Configuración 2
6 RDIMM, 1 Memoria
persistente Intel serie 200
(BPS)
Configuración 3
8 RDIMM, 1 Memoria
persistente Intel serie 200
(BPS)
Configuración 4
8 RDIMM, 4 Memoria
persistente Intel serie 200
(BPS)
Configuración 5
8 RDIMM, 8 Memoria
persistente Intel serie 200
(BPS)
60
Instalación y extracción de los componentes del sistema
https://www.dell.com/support/home/products/server_int/
Reglas de ocupación de memoria
RDIMM o LRDIMM
Processor1 {A1, 2, 3, 4}
Processor2 {B1, 2, 3, 4}
Processor1 {A1, 2, 3, 4, 5, 6}
Processor2 {B1, 2, 3, 4, 5, 6}
Processor1 {A1, 2, 3, 4, 5, 6, 7, 8}
Processor2 {B1, 2, 3, 4, 5, 6, 7, 8}
Processor1 {A1, 2, 3, 4, 5, 6, 7, 8}
Processor2 {B1, 2, 3, 4, 5, 6, 7, 8}
Processor1 {A1, 2, 3, 4, 5, 6, 7, 8}
Processor2 {B1, 2, 3, 4, 5, 6, 7, 8}
Memoria persistente Intel
serie 200 (BPS)
Processor1 {A5, 6, 7 ,8}
Processor2 {B5, 6, 7, 8}
Processor1 {A7}
Processor2 {B7}
Processor1 {A9}
Processor2 {B9}
Processor1 {A9, 10, 11, 12}
Processor2 {B9, 10, 11, 12}
Processor1 {A9, 10, 11, 12, 13, 14, 15, 16}
Processor2 {B9, 10, 11, 12, 13, 14, 15,
16}