Los códigos de función anteriores se utilizan generalmente para corregir el desplazamiento cero de la salida analógica y la desviación de la
amplitud de salida. También se puede utilizar para personalizar la curva de salida AO requerida.
Si el desplazamiento cero está representado por "b", la ganancia está representada por k, la salida real está representada por y, y
la salida estándar está representada por x, la salida real es: Y = kX + b * 10V.
Entre ellos, el coeficiente de compensación cero de AO1 y AO2 es 100% correspondiente a 10v (o 20mA), y la salida
estándar se refiere a la salida de 0V - 10V (o 0mA - 20mA) correspondiente a la cantidad indicada por la salida analógica
sin compensación de cero y corrección de ganancia.
Por ejemplo, si el contenido de la salida analógica es la frecuencia de operación, se espera que dé salida a 8v a la frecuencia 0 y 3v a la
frecuencia máxima, entonces la ganancia debe establecerse en "- 0.50" y la compensación cero debe establecerse en "80%" .
Tiempo de retardo de salida F4-17 FMR
F4-18 tiempo de retardo de salida del relé1
Tiempo de retardo de salida F4-20 DO1
Configure los terminales de salida FMR, relés 1, DO1 para retrasar el cambio del estado a la salida real.
F4 - 22 selección del estado válido del terminal de salida
Define la lógica de salida de los terminales de salida FMR, relé 1, DO1. 0: lógica positiva, el terminal de salida de cantidad
digital y el terminal común correspondiente están conectados en un estado válido y desconectados en un estado no válido;
1: lógica inversa, la conexión entre el terminal de salida de cantidad digital y el terminal común
correspondiente no es válida y la desconexión es válida.
Valor de detección de frecuencia F4-24 (FD t1)
Valor de retardo de detección de frecuencia F4-25 (FD t1)
Valor de detección de frecuencia F4-26 (FD T2)
Valor de retardo de detección de frecuencia F4-27 (FD T2)
Cuando la frecuencia de operación es mayor que el valor de detección de frecuencia, la salida multifunción (No. 03 FDT1,
No. 25 FDT2) DO del convertidor de frecuencia emite una señal, mientras que cuando la frecuencia es menor que el valor de
detección por un cierto valor de frecuencia, la salida de DO en la señal se cancela.
Los parámetros anteriores se utilizan para establecer el valor de detección de la frecuencia de salida y el valor de histéresis de la
liberación de la acción de salida. Donde F4 - 25 / F4 - 27 es el porcentaje de frecuencia de retardo en relación con el valor de detección
de frecuencia F4 - 24 / F4 - 26. Las Figs. 5 - 09 muestran la intención de la función FDT.
0,0 s~3600,0 s [0,0S]
0,0 s~3600,0 s [0,0S]
0,0 s~3600,0 s [0,0S]
00000~11111 [00000]
BIT0: definición lógica positiva y negativa
de FMR
BIT1: definición lógica positiva y negativa
del relé 1
BIT3: definición lógica positiva y negativa
de DO1
Figura 5-08
0,00 Hz ~ frecuencia máxima [50,00 Hz]
0.0% ~ 100.0% (nivel FD t1) [5.0%]
0.00 Hz ~ frecuencia máxima [50.00 hz]
0.0% ~ 100.0% (nivel FDT2) [5.0%]
5