La Figura 4.6 es un diagrama de bloques esquemático que explica los procesos en los que el variador
acciona el motor de acuerdo con el comando de marcha final <FWD> o <REV> y el <comando de
frecuencia de accionamiento> enviado desde el generador de comandos de frecuencia o el bloque del
generador de comandos de frecuencia PID.
A continuación se facilita información adicional y complementaria.
- La lógica mostrada en el parte superior izquierda del diagrama de bloques procesa la frecuencia de
referencia final de modo que se invierta (x(-1)) para el giro inverso del motor o se sustituya por 0 (cero)
para la parada del motor.
- El procesador de aceleración/deceleración determina la frecuencia de salida del variador por referencia a
los datos de los códigos de función relacionados. Si la frecuencia de salida excede el límite superior dado
por el limitador de frecuencia (Alta) (F15), el controlador limita automáticamente la frecuencia de salida
en el límite superior.
- Si se activa el control de prevención de sobrecarga, la lógica cambia automáticamente la frecuencia de
salida al lado activado del control de supresión de sobrecarga y control la frecuencia de salida en
consecuencia.
- Si se activa el limitador de corriente (F43 ≠ 0 y H12 = 1), la lógica cambia automáticamente la
frecuencia de salida al lado activado de limitación de corriente.
- El procesador de voltaje determina el voltaje de salida del variador. El procesador ajusta el voltaje de
salida para controlar el par de salida del motor.
- Si el control de freno CC está activado, la lógica cambia los componentes de control de voltaje y
frecuencia a los determinados por el bloque de freno CC para alimentar la corriente CC correcta al motor
para el frenado CC.
- Si se activa el control de redirección de energía regenerativa, la lógica controla automáticamente la
frecuencia de salida en el nivel más alto, prolongando el tiempo de deceleración (deceleración
automática)
4-18