MANUAL DE INSTRUCCIONES. GR-205
Bit 5 - Command Error. Se configura cuando se detecta un error de tipo
sintáctico en un comando proveniente del bus. El analizador sintáctico se
reconfigura y sigue analizando el byte siguiente de la cadena de entrada.
Bit 4 - Execution Error. Se configura cuando se descubre un error mientras se
intenta ejecutar un comando completamente analizado sintácticamente.
En el Execution Error Register aparecerá el número de error
correspondiente.
Bit 3 - No se usa.
Bit 2 - Query Error. Se configura cuando ocurre un error de consulta. En el
Query Error Register aparecerá el número de error correspondiente, tal
y como se relaciona abajo.
1. Error Interrupted
2. Error Deadlock
3. Error Unterminated
Bit 1 - No se usa.
Bit 0 - Operation Complete. Se configura en respuesta al comando *OPC.
Registros System Event Status y System Event Status Enable
5.5.2
Estos dos registros están implementados como registros específicos del
dispositivo, registros de evento y registros de activación de evento según la norma
IEEE 488.2. Su propósito es informar al controlador cuando el sistema de protección
de potencia reactiva está funcionando o ha funcionado desde la última lectura del
System Event Status Register.
Si el sistema de protección de potencia reactiva está funcionando, el bit
especificado se ajustará en el System Event Status Register. Si el bit correspondiente
también se ajusta en el System Event Status Enable Register, el bit SYS se ajustará
en el Status Byte Register.
El System Event Status Register se lee y despeja por el comando SSR? y el
System Event Status Enable Register se ajusta por el comando SSE <nrf>.
Los bits vienen definidos de la forma siguiente:-
Bit 7 – Bit 1 - No se usa
Bit 0
- Se ajusta cuando funciona el sistema de protección de potencia
reactiva.
5.5.3 Registros Status Byte y Service Request Enable
Estos dos registros están implementados tal y como requiere la norma IEEE
488.2.
Todos los bits configurados en el Status Byte Register que correspondan a bits
configurados en el Service Request Enable Register harán que el bit RQS/MSS se
configure en el Status Byte Register, generando así un Service Request en el bus.
09/2004
Página 27