Tabla 6. Descripción de los códigos de ubicación (continuación)
Código de ubicación
P2-C1
P2-C2
P2-C3
P2-C4
P2-C5
P2-C6
P2-C7
P2-C8
P2-C9
P2-C10
Prioridad de ranuras
Si la unidad de expansión está conectada a un sistema 9119-FHB, coloque los adaptadores en las ranuras
con las siguientes prioridades de ranura:
Bucle de 2 placas
La siguiente secuencia es la prioridad de ranuras para todos los adaptadores que utilizan un bucle de dos
placas:
P1-C1, P2-C1, P1-C4, P2-C4, P1-C2, P2-C2, P1-C5, P2-C5, P1-C3, P2-C3, P1-C6, P2-C6,
P1-C7, P2-C7, P1-C8, P2-C8, P1-C9, P2-C9, P1-C10, P2-C10
Bucle de 1 placa, en la placa 1
La siguiente secuencia es la prioridad de ranuras para todos los adaptadores que utilizan un bucle de
una placa en la placa 1:
P1-C1, P1-C4, P1-C2, P1-C5, P1-C3, P1-C6, P1-C7, P1-C8, P1-C9, P1-C10
Bucle de 1 placa, en la placa 2
La siguiente secuencia es la prioridad de ranuras para todos los adaptadores que utilizan un bucle de
una placa en la placa 2:
P2-C1, P2-C4, P2-C2, P2-C5, P2-C3, P2-C6, P2-C7, P2-C8, P2-C9, P2-C10
Descripciones de chip de E/S
El cajón de expansión tiene dos placas base de E/S y cada placa base tiene tres chips de E/S. Cada chip
de E/S controla 3 o cuatro puentes de host PCI (puentes PHB) y cada ranura PCIe se conecta
directamente a un puente PHB.
En la primera placa base de E/S (P1), los tres chips de E/S controlan las ranuras siguientes:
v Un chip de E/S controla las ranuras P1-C1, P1-C2 y P1-C3.
v Un segundo chip de E/S controla las ranuras P1-C4, P1-C5 y P1-C6.
v Un tercer chip de E/S controla las ranuras P1-C7, P1-C8, P1-C9 y P1-C10.
Chip de E/S
Chip 4 de E/S
Chip de E/S 5
Chip 6 de E/S
Puente de host PCI (PHB)
PHB11
PHB12
PHB13
PHB14
PHB15
PHB16
PHB17
PHB18
PHB19
PHB20
Descripción
Ranura PCIe x8
Ubicación de adaptadores PCI
21