Significado De Los Bits De Respuesta - Siemens SIMATIC ET 200S Instrucciones De Servicio

Ocultar thumbs Ver también para SIMATIC ET 200S:
Tabla de contenido

Publicidad

Bits de control
Significado
LOAD_VAL
El valor de los bytes de 0 a 3 se carga directamente como nuevo valor de contaje
RES_STS
Inicio de la desactivación del bit de estado
Los bits de estado son desactivados por medio del proceso de acuse entre el bit RES_STS y el bit
RES_STS_A.
SET_DO1
Bit de control DO1
Conectar y desconectar la salida digital DO1 cuando se active CTRL_DO1.
SET_DO2
Bit de control DO2
Conectar y desconectar la salida digital DO2 cuando se active CTRL_DO2.
SW_GATE
Bit de control puerta SW
La puerta SW se abre/cierra por medio de la interfaz de control con el bit SW_GATE.

Significado de los bits de respuesta

Tabla 3- 7
Nota sobre los bits de respuesta
Bits de respuesta
Significado
ERR_24V
Cortocircuito en la alimentación del sensor
El bit de error tiene que ser acusado por medio del bit de control EXTF_ACK.
Aviso de diagnóstico, si está parametrizado.
ERR_DO1
Cortocircuito / rotura de hilo / sobretemperatura por sobrecarga en la salida DO1
El bit de error tiene que ser acusado por medio del bit de control EXTF_ACK.
Aviso de diagnóstico, si está parametrizado.
ERR_DO2
Cortocircuito/rotura de hilo/sobretemperatura en la salida DO2
El bit de error tiene que ser acusado por medio del bit de control EXTF_ACK.
Aviso de diagnóstico, si está parametrizado.
ERR_ENCODER
Cortocircuito / rotura de hilo señal del sensor 5V
El bit de error tiene que ser acusado por medio del bit de control EXTF_ACK.
Aviso de diagnóstico, si está parametrizado.
ERR_LOAD
Error en función de carga
Los bits LOAD_VAL, LOAD_PREPARE, CMP_VAL1, CMP_VAL2, y C_DOPARAM no pueden estar
activados simultáneamente durante la transferencia. Esto tiene como consecuencia la activación del
bit de estado ERR_LOAD, similar a cargar un valor incorrecto (que no se acepta).
ERR_PARA
Error de parametrización ERR_PARA
RES_STS_A
Desactivación de los bits de estado en curso
STS_C_DN
Estado de sentido atrás
STS_C_UP
Estado de sentido adelante
STS_CMP1
Estado del comparador 1
El bit de estado STS_CMP1 indica que la salida está o estaba activada. Debe acusarse con el bit de
control RES_STS. Si el bit de estado se acusa cuando la salida todavía está activada, el bit se
vuelve a activar inmediatamente. Este bit también se activa cuando se activa el bit de control
SET_DO1 sin estar habilitada DO1.
STS_CMP2
Estado del comparador 2
El bit de estado STS_CMP2 indica que la salida está o estaba activada. Debe acusarse con el bit de
control RES_STS. Si el bit de estado se acusa cuando la salida todavía está activada, el bit se
vuelve a activar inmediatamente. Este bit también se activa cuando se acciona el bit de control
SET_DO2 sin que esté habilitada DO2.
Funciones tecnológicas
Instrucciones de servicio, 06/2010, A5E00245159-07
1Count5V
3.6 Modos de contaje
159

Publicidad

Tabla de contenido
loading

Tabla de contenido