Significado De Los Bits De Control - Siemens SIMATIC ET 200S Instrucciones De Servicio

Ocultar thumbs Ver también para SIMATIC ET 200S:
Tabla de contenido

Publicidad

Significado de los bits de control

Tabla 2- 26
Significado de los bits de control
Bits de control
Significado
CTRL_SYN
Este bit habilita la sincronización
EXTF_ACK
Acuse del error
Los bits de error tienen que ser acusados por medio del bit de control EXTF_ACK una vez eliminada
la causa.
LOAD_PREPARE
Carga preliminar del contador
El valor de los bytes 0 a 3 se acepta como valor de carga
LOAD_VAL
El valor de los bytes 0 a 3 se carga directamente como nuevo valor de contaje.
RES_STS
Inicio de la desactivación del bit de estado
Los bits de estado son desactivados por medio del proceso de acuse entre el bit RES_STS y el bit
RES_STS_A.
SW_GATE
La puerta SW se abre/cierra por medio de la interfaz de control con el bit SW_GATE.
Nota sobre los bits de respuesta
Tabla 2- 27
Nota sobre los bits de respuesta
Bits de respuesta
Significado
ERR_24V
Cortocircuito en la alimentación del sensor
El bit de error tiene que ser acusado por medio del bit de control EXTF_ACK.
Aviso de diagnóstico, si ha sido parametrizado.
ERR_LOAD
Error en función de carga
Los bits LOAD_VAL, LOAD_PREPARE, CMP_VAL1, CMP_VAL2, y C_DOPARAM no pueden estar
activados simultáneamente durante la transferencia. Esto tiene como consecuencia la activación del
bit de estado ERR_LOAD, similar a cargar un valor incorrecto (que no se acepta).
ERR_PARA
Error de parametrización ERR_PARA
RES_STS_A
Desactivación de los bits de estado en curso
STS_C_DN
Estado de sentido descendente
STS_C_UP
Estado de sentido ascendente
STS_DI
Estado de DI
El estado de la DI se indica en todos los modos de operación por medio del bit STS_DI en la interfaz
de respuesta.
STS_GATE
Estado de la puerta interna: Contaje en curso
STS_LOAD
Función de carga en curso
STS_ND
Paso por cero en el rango de contaje sin sentido principal de contaje. El bit debe ser desactivado por
medio del bit de control RES_STS.
STS_OFLW
Límite superior de contaje excedido
STS_UFLW
Límite inferior de contaje excedido
Ambos bits deben ser desactivados.
STS_SYN
Estado de la sincronización:
Al terminar la sincronización se activa el bit STS_SYN. Debe ser desactivado mediante el bit de
control RES_STS.
Funciones tecnológicas
Instrucciones de servicio, 06/2010, A5E00245159-07
1Count24V
2.9 Lectura de recorrido
103

Publicidad

Tabla de contenido
loading

Tabla de contenido