Ethernet
10.6.2 Respuesta temporal
Flujograma
Recepción: el ordenador maestro quiere transmitir un comando de marcha por medio de la vía óptica
de transmisión de datos hacia el PLC (vea figura 10.10).
Datos completamente en la memoria
Inicio de la transmisión en serie hacia la placa madre,
los datos son enviados en forma óptica
Procesamien-
to
Datos enviados en serie a la placa madre y de forma óptica con 2MBit/s
Datos son enviados por
el ordenador maestro
Figura 10.11: Típica estructura de telegrama Ethernet
Descripción de los intervalos
Pos.
Descripción
Tiempo de procesamiento del DSP
para preparar datos para ser envia-
➀
dos por medio del interfaz óptico
Envío de datos por medio del inter-
➁
faz óptico con 2MBit/s
Retardo debido a la conversión ópti-
➂
ca y al tiempo de propagación de luz
Procesamiento de datos de DSP
➃
desde la óptica hasta el registro en
el Ethernet-controller
Los datos son enviados al PLC
➄
58
Retardo total de un telegrama
Tiempo (estimado)
Aprox. 30µs
Cantidad de bits en
telegrama • 550ns
1,2µs
Aprox. 30µs
Cantidad Bits en el
telegrama • 0,1µs
con 10MBit/s
(0,01µs con
100MBit/s)
DDLS 200
Final de la transmisión en serie
hacia la placa madre
Ultimo bit recibido
por la óptica
TD
tiempo de
Tiempo de
propaga-
El procesamiento es eventual-
mente retardado por telegra-
mas que son enviados en ese
momento o que esta todavía en
la memoria.
el
Por cada metro del tramo óptico
2,2µs
se retarda la señal aprox. 3,3ns
Datos en el registro de emisión
del Ethernet controller
Transmisión de telegrama
concluido
Telegrama es enviado
al PLC
Observación
Leuze electronic