Estados De Sistema Y Estados Operativos Del S7-400H; Introducción; Convención - Siemens SIMATIC S7-400H Manual De Sistema

Ocultar thumbs Ver también para SIMATIC S7-400H:
Tabla de contenido

Publicidad

Estados de sistema y estados operativos del S7-
400H
Este capítulo ofrece una introducción a la temática de los sistemas de alta disponibilidad S7-
400H.
Aquí conocerá los conceptos fundamentales utilizados para describir el funcionamiento de
los sistemas de alta disponibilidad.
A continuación conocerá información sobre los estados del sistema H. Dicha información
varía en función de los estados de operación de las diferentes CPUs de alta disponibilidad,
que se explican en el siguiente apartado.
La descripción de dichos estados de operación se concentra en este apartado en el
comportamiento que difiere del de una CPU estándar. El comportamiento estándar de una
CPU en el respectivo estado operativo se describe en el manual
En el último apartado aparecen indicaciones sobre la respuesta dinámica diferente de las
CPUs de alta disponibilidad.
11.1
Introducción
El S7-400H está formado por dos subsistemas de configuración redundante, sincronizados
a través de fibras ópticas.
Ambos subsistemas constituyen un autómata programable de alta disponibilidad, que
funciona mediante una estructura bicanal (1de2) según el principio de la "redundancia
activa".
¿Qué se entiende por redundancia activa?
Una redundancia activa, que suele denominarse también redundancia partícipe en el
funcionamiento, significa que todos los medios de operación redundante están
continuamente en servicio y que intervienen simultáneamente en la ejecución de la tarea de
control.
Esto supone para el S7-400H que el programa de usuario es absolutamente idéntico en las
dos CPUs y que es procesado por ambas CPUs al mismo tiempo (de forma síncrona).
Convención
Para identificar los dos subsistemas utilizamos en la presente descripción los conceptos
"maestro" y "reserva", introducidos hasta ahora para los sistemas H bicanales. Sin embargo,
el subsistema de reserva funciona aquí siempre de forma síncrona con el maestro para los
eventos y no solo en caso de anomalía.
La distinción entre CPU maestra y CPU de reserva es importante sobre todo a fin de
garantizar reacciones ante errores reproducibles. Así p. ej., en caso de fallar el
acoplamiento de redundancia la CPU de reserva pasa a STOP, mientras que la CPU
maestra permanece en RUN.
S7-400H
Manual de sistema, 03/2012, A5E00267698-11
11
Programar con STEP 7.
121

Publicidad

Tabla de contenido
loading

Tabla de contenido