THOMSON LCD03B Documentación Técnica página 23

Ocultar thumbs Ver también para LCD03B:
Tabla de contenido

Publicidad

MAIN BOARD INTERFACE - INTERFACE MAIN BOARD - SCHALTBILD MAIN BOARD - SCHEMA DELLA MAIN BOARD INTERFAZ MAIN BOARD
( MAIN BOARD 8/11-27",30")
VCPU33
R9 4
0
ROM OE n
ROM WE n
R9 5
0
RESE T
( open)
FW Pn
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10
A11
A12
A13
A14
A15
A16
A17
A18
A19
R107
R108
3.3K
3.3K
VCPU33
A2
A4
A6
A9
A11
A12
A14
A17
A19
ROM OE n
D1 5
D1 4
D5
D4
D3
D2
D9
D8
RESE T
A[1 ..19]
LCD03B
First issue 04 / 04
D[0..15]
VCPU33
U20
AT49BV8192A(T)
C139
0.1U K
26
13
CE
VPP
28
OE
11
37
WE
VCC
12
RP
14
WP
47
29
D0
BYTE
D1
31
D1
D2
25
33
D2
A0
D3
24
35
D3
R9 8
A1
D4
23
38
D4
1K
A2
D5
22
40
D5
A3
D6
21
42
D6
A4
D7
20
44
D7
A5
D8
19
30
D8
A6
D9
D9
18
32
A7
D10
8
34
D1 0
A8
D11
D1 1
7
36
A9
D12
6
39
D1 2
A10
D13
D1 3
5
41
A11
D14
4
43
D1 4
A12
D15
D1 5
3
45
A13
D16
2
A14
1
A15
48
46
A16
GND
17
27
A17
GND
16
A18
FC En
VCPU33
J7
1
60
A1
2
59
A3
3
58
A5
4
57
A7
5
56
A8
6
55
A10
7
54
8
53
9
52
A13
10
51
A15
11
50
A16
12
49
A18
13
48
14
47
15
46
ROM WE n
16
45
17
44
D7
18
43
D6
19
42
D1 3
20
41
D1 2
21
40
22
39
D1 1
23
38
D1 0
24
37
25
36
D1
26
35
D0
27
34
28
33
29
32
30
31
NM I
D0
D1
D2
D3
D4
D5
D6
D7
CS1 n
R130
VCPU33
10K
3
Q13
+5VS
2N3906
R9 6
1
2
2N3904
10K
R9 7
2N3906
1K
+5VS
R9 9
R100
Q15
LED1_SE L
2N3904
R101
1K
10K
10K
R105
LED2_SE L
1K
VCPU33
C140
0.1U K
U21
D0
KPD0
18
2
1Y1
1A1
D1
KPD1
16
4
1Y2
1A2
D2
KPD2
14
6
1Y3
1A3
D3
KPD3
12
8
1Y4
1A4
D4
KPD4
9
11
2Y1
2A1
D5
KPD5
7
13
2Y2
2A2
D6
KPD6
5
15
2Y3
2A3
D7
3
17
2Y4
2A4
CS 0n
1
1G
19
2G
74AHC244
VCPU33
C141
0.1U K
U22
D8
18
2
1Y1
1A1
D9
16
4
1Y2
1A2
D1 0
14
6
1Y3
1A3
D1 1
12
8
1Y4
1A4
D1 2
R119
9
11
2Y1
2A1
D1 3
R120
7
13
2Y2
2A2
D1 4
R121
5
15
2Y3
2A3
D1 5
R122
3
17
2Y4
2A4
1
1G
19
2G
74AHC244
VCPU33
C143
U23
0.1U K
[P.3]
3
2
D1
Q1
PC_ AV
[P.2]
D8
4
5
DVI _PDO
D2
Q2
[P.3]
D9
7
6
D3
Q3
MV _E N
[P.2]
D1 0
8
9
S II16 9_RST Z
D4
Q4
[P.3]
D1 1
13
12
D5
Q5
GAF EO E
[P.7]
D1 2
14
15
SCART _F B_EN
D6
Q6
[P.7]
D1 3
17
16
D7
Q7
MUTE
D1 4
18
19
[P.7]
AUDIO_RE SET
D8
Q8
R128
0
D1 5
11
CLK
CS1 n
1
CLR
R131
10K
VC PU33
+
C 144
74LVC273
10U
16V
+5VS
L18 42 OHM
22P
CN 19
Q14
2N3906
(o pne)
R102
1K
R103
47 0
IRRCVR_3V
R104
10K
Q16
2N3904
R106
10K
KPD[0. .6]
CS0 n
CN 20
22P
R118
R117
3.3K
3.3K
R5 0
3.3K
SCART 1_M ODE1
1 sets YPbPr from D-sub(PC),
INPUT_D ET
TV_DET
0 sets YPbPr from RCA jacks(YCbCr)
DV I_SCDT
0
SCART 1_M ODE2
0
TW O_OPTION_DET
0
SCART 2_M ODE1
0
SCART 2_M ODE2
R5 3
CS0 n
3.3K
VCPU33
C 142
0.1U K
U24
U24
3
2
LED1_SE L
D1
Q1
4
5
D2
Q2
LED2_SE L
R123
0
7
6
D3
Q3
R124
0
8
9
D4
Q4
R125
0
13
12
TW O_OPTION
D5
Q5
R126
0
14
15
D6
Q6
I2C_EN ABLE
R127
0
17
16
D7
Q7
R129
0
18
19
D8
Q8
11
CLK
1
CLR
+
C 145
74LVC273
74LVC273
10U
16V
TP 50
12
12
TP 51
11
11
TP 52
10
10
TP 53
9
9
KPD0
TP 54
8
8
KPD1
TP 55
7
7
KPD2
TP 56
6
6
KPD3
TP 57
5
5
KPD4
TP 58
4
4
KPD5
TP 59
3
3
TP 60
2
2
1
1
J6
KPD6
TP 61
CN 21
22P
MAIN BOARD
[P .4]
2
LED1_SEL
5
[P .4]
LED2_SEL
[P .7]
6
R 123
0
VIDEO_RESET
9
R 124
0
[P .7]
DECO E
[P .3]
12
R 125
0
TW O_OPTION
R 126
0
[P .4]
15
I2C_ ENABLE
[P .2]
16
R 127
0
PC_AUDI O_SEL
R 129
0
19
30" Only

Publicidad

Tabla de contenido
loading

Tabla de contenido