Modo 2
-
longitud variable de datos útiles
CPU 9288
El programa de sistema comprueba, en caso de nuevo
arranque o retorno de la tensión la presencia de
DX 2
el juego de parámetros estático
KBS y KBE
y si los parámetros del DX 2 son correctos
Disponible y con 'los parámetros
correctos
l
I
No disponible o con los
parámetros incorrectos
El programa de distema inicializa la
La CPU p&manece en STOP
interfaz SI 2 para la transmisión de
datos con el "driver abierto"
Ademas del LED de STOP,
se enciende el LED rojo SI 2
El LED rojo SI 2 se apaga tan pronto
como la transmisión de datos con el
El programa de sistema transmite
"driver abierto" esté lista para entrar
aviso de error a BS 3 y BS 4
en funcionamiento
El programa de sistema rearma el
bit 7 del KBS (es decir, no se está
ejecutando ninguna petición SEND)
El programa de sistema rearma el
bit 7 del KBE (es decir, buzón
de recepción libre)
4
Se puede iniciar la transmisión de
datos con el "driver abierto"
CPU 948
El programa de sistema comprueba, en caso de nuevo
arranque o retorno de la tensión la presencia de
DX 2
el juego de parámetros estático
KBS y KBE
y si los parámetros del DX 2 son correctos
I
Disponible y con los parámetros
correctos
l
El programa de sistema inicializa la
interfaz SI 2 para la transmisión de
datos con el "driver abierto"
No disponible o con los
parámetros incorrectos
El programa de sistema no inicializa
la interfaz SI 2 para la transmisión
de datos con el "driver abierto"
El LED rojo SI 2 se apaga tan pronto
El LED rojo SI 2 no se apaga
como la transmisión de datos con el
"driver abierto" esté lista para entrar
en funcionamiento
El programa de sistema rearma el
bit 7 del KBS (es decir, no se está
ejecutando ninguna petición SEND)
El programa de sistema rearma el
bit 7 del KBE (es decir, buzón
de recepción libre)
4
Se puede iniciar la transmisión de
datos con el "driver abierto"
Comunicación CPU 928B/CPU 948
C79000-B8578-C334-01