Finalización Del Ensayo; Esquemas De Teleprotección; Lógica De Teledisparo Para La Protección De Máxima Intensidad Residual (Psch, 85); Ensayo De La Función De La Lógica De Comparación Direccional - ABB RET670 Manual De Instalación

Ocultar thumbs Ver también para RET670:
Tabla de contenido

Publicidad

Sección 12
Verificación de los ajustes por inyección secundaria
12.11.4.9
12.12
12.12.1
12.12.1.1
196
Finalización del ensayo
Continúe ensayando otra función o finalice el ensayo, desactivando dicho modo.
Restablezca las conexiones y los ajustes a sus valores originales, si se modificaron
para el ensayo.
Esquemas de teleprotección
Lógica de teledisparo para la protección de máxima
intensidad residual (PSCH, 85)
Prepare el IED para verificar los ajustes según se indica en las secciones
y
"Preparación para el ensayo"
Antes de ensayar la lógica de teledisparo para a protección, de cuatro etapas, de
máxima intensidad residual (PEFM), de acuerdo con la instrucción
correspondiente. Una vez realizado esto, continúe con las instrucciones más abajo.
Si se incluye la inversión de corriente y la lógica de extremo con alimentación
débil para la protección de falta a tierra, continúe con el ensayo de acuerdo con la
instrucción correspondiente, después de ensayar la lógica de teledisparo para la
protección de máxima intensidad residual. Las funciones de inversión de corriente
y del extremo de alimentación débil deberán comprobarsejunto con alimentación
débil. Las funciones de inversión de corriente y del extremo de alimentación débil
deberán comprobarsejunto con con el diagrama permisivo.
Ensayo de la función de la lógica de comparación direccional
Esquema de bloqueo
Procedimiento
1.
Inyecte la tensión de polarización 3U0 al 5% de UBase ( TEF), y con la
corriente retrasada 65° respecto a la tensión.
2.
Inyecte corriente (retrasada 65° respecto a la tensión) en una fase, de
aproximadamente un 110% de la corriente de funcionamiento ajustada, y
desconecte la corriente con el conmutador.
3.
Aplique la corriente de falta, y mida el tiempo de funcionamiento de la lógica
EFC.
Use la señal TRIP, de las salidas binarias configuradas, para detener el
temporizador.
4.
Compare el tiempo medido con el valor ajustado, tCoord.
5.
Aplique la entrada binaria CR.
6.
Compruebe que la salida CRL esté activada cuando se active la entrada CR.
7.
Aplique la corriente de falta (un 110% del ajuste) y espere más tiempo del
valor establecido tCoord.
de este capítulo.
Manual de instalación y puesta en servicio
1MRK 504 088-UES B
"General"

Publicidad

Tabla de contenido
loading

Tabla de contenido