Memorización Intermedia Del Datos L - Siemens SIMATIC S5-135U Instrucciones De Programacion

Ocultar thumbs Ver también para SIMATIC S5-135U:
Tabla de contenido

Publicidad

1 . 4
Memorización intermedia de datos
El tiempo de ciclo de una CPU viene determinado por los tiempos de elabo-
ración de las tareas que se van a procesar, así como por las característi-
cas de capacidad específicas del procesador. Aquí hay que tener en cuenta
los siguientes aspectos:
- Magnitud de cada uno de los programas parciales.
-
Frecuencia con que se recorren estos programas parciales (llamadas repe-
tidas, lazos).
-
Número de reguladores que han sido proyectados (en CPU 922, CPU 928).
Además el tiempo de ciclo de una CPU
varía
en dependencia de llamadas
condicionadas de módulos (SPB PBxy), de la aparación de alarmas (OB 2,
elaboración dirigida por alarmas) y por motivos similares.
Por consiguiente, en funcionamiento multiprocesador la elaboración cíclica
del programa de cada una de las CPUs se realiza de forma
a s í n c m
en
relación con la elaboración cíclica de los programas de las restantes CPUs.
Al contrario que la elaboración cíclica del programa la elaboración contro-
lada por tiempo se realiza de forma periódica según una determinada
secuencia, por ejemplo cada 100
ms
(OB 1 3 ) . En este ejemplo, la señal de
cadencia de una CPU puede tener un retraso de hasta 100 ms en relación con
otra CPU.
Como consecuencia.de este procesamiento asíncrono los datos que se van a
transmitir son memorizados de forma intermedia en el coordinador C.
El número de la "propia" CPU así como el número de un receptor (función
TRANSMISION) o el número de un transmisor (función RECEPCION) determinan la
fuente y el destino.

Publicidad

Tabla de contenido
loading

Tabla de contenido