Sfr Y Sfrn (Registro De Cambios Hacia Delante Y Atrás); Registro De Cambios Hacia Delante (Sfr) - IDEC FC5A Serie Manual Del Usuario

Tabla de contenido

Publicidad

7: I
NSTRUCCIONES BÁSICAS
SFR y SFRN (Registro de cambios hacia delante y atrás)
Los módulos de la CPU del tipo compacta disponen de un registro de cambios de 128 bits que se asignan de R0 a R127.
Los módulos de la CPU del tipo delgado disponen de un registro de cambios de 256 bits que se asignan de R0 a R255. Se
puede seleccionar cualquier número de bits disponibles para formar un tren de bits que almacene el estado activado o
desactivado. Cuando se activa una entrada de pulso, los datos activados/desactivados de los bits constituyentes se cambian
en dirección hacia delante (registro de cambios hacia delante) o en dirección inversa (registro de cambios invertido).

Registro de cambios hacia delante (SFR)

Cuando se programan instrucciones SFR, siempre se necesitan dos direcciones. Se escribe la instrucción SFR, seguida de
un número de registro de cambios seleccionado de entre los números de operando adecuados. El número de registro de
cambios corresponde al primer bit (principal). El número de bits es la segunda dirección necesaria después de la
instrucción SFR.
La instrucción SFR requiere tres entradas. El circuito del registro de cambios hacia delante se debe programar en el
siguiente orden: entrada de reinicio, entrada de pulso, entrada de datos y la instrucción SFR, seguida del primer bit y del
número de bits.
Diagrama de escalera
Restablecer
SFR
R0
4
I0
Pulso
Nº de bits
I1
Datos
I2
Diagrama estructural
Diagrama estructural
Dirección del cambio
Dirección del cambio
Restablecer
Restablecer
I0
I0
Datos
Datos
R0
R0
R1 R2 R3
R1 R2 R3
I2
I2
Pulso
Pulso
I1
I1
Primer bit: R0Nº de bits: 4
Entrada de reinicio
La entrada de reinicio hará que el valor de cada bit del registro de cambios vuelva a 0. Se puede utilizar el relé interno
especial del pulso de inicialización M8120 para inicializar el registro de cambios al iniciar.
Entrada de pulso
La entrada de pulso activa los datos a cambiar. El cambio se produce en dirección hacia delante para un registro de
cambios hacia delante y hacia atrás para un registro de cambios invertido. El cambio de datos se producirá en el límite
inicial de un pulso; es decir, cuando éste se activa. Si el pulso ha estado y permanece activado, no se producirá ningún
cambio de datos.
Entrada de datos
La entrada de datos es la información que se cambia al primer bit cuando se produce un cambio de datos hacia delante o al
último, cuando se produce un cambio de datos invertido.
Nota: Cuando se apaga el equipo, se suele borrar el estado de todos los bits del registro de cambios. Pero se puede
mantener los estados de los bits de registro de cambios usando la Configuración de área de función según sea necesario.
Consulte página 5-4.
Precaución
7-18
Primer bit
Tipo de
CPU
Primer bit
Nº de bits
Nº de bits: 4
• Para conocer las restricciones en la programación de escalera de las instrucciones de registro de
cambios, consulte página 7-27.
M
ANUAL DEL USUARIO DE
CPU del tipo
CPU tipo
compacta
delgada
R0 a R127
R0 a R255
De 1 a 128
De 1 a 256
M
S
ICRO
MART
Lista de programa
Instrucción
LOD
LOD
LOD
SFR
FC5A
Datos
I0
I1
I2
R0
4

Hide quick links:

Publicidad

Tabla de contenido
loading

Tabla de contenido