Dirección 38: Modo De La Detección De Valor Límite - Mitsubishi Electric MELSEC Serie Manual De Instrucciones

Controladores lógicos programables
Tabla de contenido

Publicidad

FX
-4DA
3U
8.4.14
Dirección 38: Modo de la detección de valor límite
En el módulo de salida analógica FX
límite mediante un ajuste de la dirección 38 de la memoria búfer. En este ajuste se supervisa si
los datos de salida de un canal (direcciones 1 a 4 de la memoria) sobrepasan un valor superior
o no llegan a uno inferior determinados por el usuario.
Si el valor de salida se encuentra fuera del rango definido por el límite inferior o superior (direc-
ciones 41 a 44 o 45 a 48 de la memoria), se define un bit (el bit adopta el valor "1") en la dirección
39 de la memoria, en función del canal y de la clase de rebasamiento del valor límite.
Además se puede seleccionar si el valor analógico emitido debe limitarse o no al alcanzar un
valor límite.
Cada uno de los canales de salida del FX
38 de la memoria.
Dirección 38 de memoria
búfer
Modo del reconocimiento
de valor límite (dir. 38)
0
1
2
de 3 a F
Tab. 8-23: Posibilidades de ajuste para el reconocimiento de valor límite
Reconocimiento del valor límite sin limitación del valor de salida analógico
Si el valor de salida se encuentra fuera del rango definido por el límite inferior o superior (direcciones
41 a 44 o 45 a 48 de la memoria), se define un bit en la dirección 39 de la memoria, en función del
canal y de la clase de rebasamiento del valor límite.
Valor límite superior
Valor límite inferior
Fig. 8-20: El rebasamiento del valor límite no influye en la emisión del valor analógico.
Serie MELSEC FX
/FX
3G
Descripción
El reconocimiento del valor límite está desactivado.
El reconocimiento del valor límite está activado.
(Sin limitación del valor de salida analógico.)
El reconocimiento del valor límite está activado.
(Con limitación del valor de salida analógico.)
No está permitido utilizar estos ajustes.
Valor analógico
/FX
, Módulos analógicos
3U
3UC
-4DA se puede activar el reconocimiento de valores
3U
-4DA tiene asignados cuatro bits en la dirección
3U
Fig. 8-19:
Asignación de los grupos de 4 bits a los
H
distintos canales
Canal 1
Canal 2
Canal 3
Canal 4
El valor analógico no se emite cuando
se excede el valor límite superior.
También cuando se excede por defecto el valor
límite inferior se emite el valor analógico.
Memoria búfer
8 - 25

Publicidad

Tabla de contenido
loading

Este manual también es adecuado para:

Melsec fx3gMelsec fx3uMelsec fx3uc

Tabla de contenido