Transferencia Automática Del Estado Del Reconocimiento Del Valor Límite; Dirección 40: Borrar Rebasamientos Reconocidos Del Valor Límite; Direcciones 41 A 44: Valores Límite Inferiores, Dir. 45 A 48: Valores Límite Superiores - Mitsubishi Electric MELSEC Serie Manual De Instrucciones

Controladores lógicos programables
Tabla de contenido

Publicidad

FX
-4DA
3U
Transferencia automática del estado del reconocimiento del valor límite
Cuando el bit 15 se define en la dirección 60 de la memoria búfer, el contenido de la dirección 39 de
la memoria búfer con el estado del reconocimiento del valor límite se escribe automáticamente
en el registro de datos de la unidad base del PLC cuya dirección figure en la dirección 62 de la
memoria búfer. Si, por ejemplo, esta dirección 62 contiene el valor 201, el contenido de la direc-
ción 39 de la memoria se transfiere al registro de datos D201.
Los datos se transfieren solo al PLC cuando un valor límite se ha rebasado por exceso o por
defecto. Esta función automática reduce el trabajo de programación y el tiempo de ciclo del PLC.
8.4.16
Dirección 40: Borrar rebasamientos reconocidos del valor límite
Con los dos bits de la dirección 40 de la memoria búfer se pueden restablecer los bits de estado
del reconocimiento del valor límite en la dirección 39 de la memoria.
Dir. 40 de memoria búfer Descripción
Bit 0
Bit 1
Bit 2 a bit 15
Tab. 8-25: Función de los bits 0 a 2 de la dirección 40 de la memoria búfer
Para borrar los bits de estado en la dirección 39 hay que activar el bit correspondiente en la
dirección 40. Al hacerlo se borran los bits de estado de todos los canales. En la dirección 40 se
pueden definir los dos bits al mismo tiempo. Después de borrar, los bits de la dirección 40 de la
memoria se restablecen automáticamente.
8.4.17
Direcciones 41 a 44: Valores límite inferiores,
dir. 45 a 48: Valores límite superiores
El usuario puede definir por separado para cada canal el límite inferior y superior. Cuando se
excede por defecto o por exceso un valor límite de activa un bit en la dirección 39 de la memoria
(sección 8.4.15). El rango de ajuste y los valores especificados de los límites dependen del
modo de salida en que se haya ajustado la dirección 0 de la memoria.
Modo de
salida
0
1
2
3
4
Tab. 8-26: Rangos de ajuste y valores especificados de los límites
INDICACIÓN
El valor límite inferior no puede ser igual o mayor que el valor límite superior. En este caso se
activaría el bit 6 en la dirección 29 de la memoria (mensajes de error).
Serie MELSEC FX
/FX
3G
Dir. 39
No ocupado
Modo de salida
(dir. 0 de memoria)
Señal de
Rango de emisión
salida
(analógico/digital)
-10 V a +10 V
-32000 a +32000
Tensión
-10 V a +10 V
-10000 a +10000
de 0 a 20 mA
de 0 a 32000
de 4 a 20 mA
Corriente
de 0 a 32000
de 0 a 20 mA
de 00 a 20000
/FX
, Módulos analógicos
3U
3UC
Restablecer los bits de estado por rebasamiento por defecto del valor
límite inferior
Restablecer los bits de estado por rebasamiento del valor límite superior
Rango de ajuste de
los valores límite
-32640 a +32640
-10200 a +10200
de 0 a 32640
de 0 a 32640
de 0 a 20400
Memoria búfer
Valores predefinidos
Valor límite
Valor límite inferior
superior
(dir. 41 a 44)
(dir. 45 a 48)
-32640
-10200
0
0
0
32640
10200
32640
32640
20400
8 - 27

Publicidad

Tabla de contenido
loading

Este manual también es adecuado para:

Melsec fx3gMelsec fx3uMelsec fx3uc

Tabla de contenido