Memoria Estática De Acceso Aleatorio (Sram); Audio De La Tarjeta De Control Y Circuitos De Señalización; Circuito Integrado Del Filtro De Señalización De Audio Y X-Pand (Asfic Cmp) - Motorola EM200 Serie Manual De Servicio

Detallado para radios móviles
Ocultar thumbs Ver también para EM200 Serie:
Tabla de contenido

Publicidad

2-14
cortocircuitadas, es posible que también se detecte periódicamente la línea en un nivel intermedio,
es decir, alrededor de 2,5 V, lo cual ocurre cuando las líneas unidas intentan colocarse en niveles
opuestos.
Las entradas del µP MODA LIR (pin 58 de U403) y MODB VSTPY (pin 57 de U403) deben estar a
nivel lógico "1" para que el µP comience a funcionar correctamente. Después de que el µP
comienza a funcionar, periódicamente genera impulsos en estas líneas para determinar el modo de
funcionamiento deseado. Mientras que la unidad central de procesamiento (CPU) está funcionado,
MODA LIR se comporta como salida CMOS con drenador abierto y se pone a nivel lógico bajo cada
vez que el µP comienza una nueva instrucción. Una instrucción normalmente requiere entre 2 y 4
ciclos de bus externo, o de búsqueda y carga de instrucciones de la memoria.
Hay ocho puertos de conversión analógico/digital (A/D) en U403 marcados dentro del bloque del
dispositivo como PEO-PE7. Estas líneas monitorean el nivel de voltaje dentro del rango de 0 a 3,3
V de la línea de entrada y convierten ese nivel en un número comprendido entre 0 y 255, el cual es
leído por el software para tomar la acción apropiada.
5.9
Memoria estática de acceso aleatorio (SRAM)
La SRAM (U402) contiene cálculos temporales del radio o parámetros que pueden cambiar muy
frecuentemente, y que son generados y almacenados por el software durante la operación normal.
La información se pierde cuando el radio se apaga.
Esto permite al dispositivo un número ilimitado de ciclos de escritura. La señal CS de U402
(proveniente del pin CSGP2 de U403) se pone en un nivel lógico bajo para indicar los accesos a
SRAM. A U402 se le denomina comúnmente RAM externa, a diferencia de la RAM interna de
3 kilobytes que forma parte del 68HC11FL0. Ambos espacios de memoria RAM sirven para este
propósito. Sin embargo, la RAM interna se usa para guardar los valores calculados que se acceden
más frecuentemente.
Los condensadores C402 y C411 sirven para filtrar la salida de cualquier ruido de CA que pueda
surgir en los 3,3 V de U402.
6.0
Audio de la tarjeta de control y circuitos de señalización
6.1
Circuito integrado del filtro de señalización de audio y X-pand (ASFIC
CMP)
El ASFIC CMP (U504) empleado en el controlador tiene las siguientes cuatro funciones:
1.
Conformación del audio de recepción/transmisión (p. ej., filtraje, amplificación, atenuación).
2.
Señalización de recepción/transmisión (PL/DPL/HST/MDC)
3.
Detección de señal de silenciador
4.
Generación de la señal de reloj del µP
El ASFIC CMP se programa a través del bus SPI (pines 20, 21 y 22 de U504), que normalmente
recibe 19 bytes. Este programa establece varios trayectos dentro del ASFIC CMP para encaminar
audio y/o señalización a través de los bloques correspondientes de filtraje, ganancia y atenuación.
EL ASFIC CMP también tiene 6 bits de control general (GCB 0-5), que son salidas de niveles
CMOS y se emplean para lo siguiente:
DESCRIPCIÓN DE FUNCIONAMIENTO

Hide quick links:

Publicidad

Tabla de contenido

Solución de problemas

loading

Este manual también es adecuado para:

Em400 serie

Tabla de contenido