Conmutación de cargas
C.1
Conexión de cargas capacitivas
Si un módulo de seguridad F-DI 4/F-DQ 2 está interconectado a cargas que requieren menos
corriente y tienen capacidad, es posible que se detecte un cortocircuito o una sobrecarga.
Motivo: la capacitancia no puede descargarse o cargarse de forma suficiente durante el
tiempo de relectura configurado en la prueba de patrón de bits.
La carga capacitiva puede retardar la respuesta de tensión tal como se ha descrito en los
interruptores tipo P y tipo M de las salidas digitales del módulo de seguridad
F-DI 4/F-DQ 2. Para una carga capacitiva con capacitancia C en P y M y una resistencia R de
carga paralela, el "Tiempo de relectura máx." debe estar comprendido en un rango entre 2,0 y
2,5 de la constante de tiempo (R * C) de la carga. Con ello, hay tiempo suficiente para ver un
cambio de tensión apreciable cuando se desexcita una carga excitada durante la prueba de
patrón de bits. Si el "Maximum readback time" (tiempo de relectura máx.) resultante es
demasiado largo para la aplicación, existe la posibilidad de reducir esta constante de tiempo
agregando una resistencia paralela en la carga para reducir la constante de tiempo R * C
dada.
Como alternativa, puede agregarse un diodo entre la salida P y la carga (condensador y
resistencias) de modo que, cuando se desactive la salida, la tensión en el condensador no
esté presente en la salida P. Por lo general, las fuentes de alimentación con condensadores de
entrada que tienen una protección contra tensión inversa incorporan este diodo en la fuente
de alimentación. Por medio del diodo adicional es posible reducir el "Maximum readback
time" (tiempo de relectura máx.) en gran medida a una parte del tiempo de respaldo de la
fuente de alimentación/el condensador. Este "Maximum readback time" (tiempo de relectura
máx.) permite a la carga funcionar con normalidad (la carga permanece conectada) durante
las pruebas de patrones de bits.
Una capacitancoa parásita entre el circuito de carga y tierra, M y P aumenta el tiempo
necesario para el "Maximum readback time switch on test" (tiempo de relectura máx. prueba
de activación). Cuando el diagnóstico del módulo activa un interruptor tipo P o tipo M de una
carga desexcitada durante una prueba de patrón de bits, ambos lados de la carga se
conducen a L+ o M, limitados por la capacitancia parásita. Este efecto suele ser pequeño.
El "Maximum readback time switch on test" (tiempo de relectura máx. prueba de activación)
debe ajustarse lo suficientemente largo como para que la tensión del circuito de carga
reaccione y, a la vez, lo suficientemente corto como para que si un lado de la carga tiene un
defecto a P o M, la comprobación del interruptor opuesto no provoque la reacción mecánica
de la carga.
Las cargas capacitivas (incluidas alimentaciones con condensadores de entrada) con poca
resistencia en serie pueden tener una elevada extracorriente de conexión. Si se tiene una
gran carga capacitiva, deben agregarse resistencias en serie para reducir la extracorriente de
conexión y, por consiguiente, el riesgo de que se detecten fusibles abiertos o fallos de
sobrecorriente en caso de eventos de conexión normales de la carga.
Módulo de entradas/salidas digitales F-DI 4+F-DQ 2x24VDC/2A, 4xM12 (6ES7146-5FF00-0BA0)
Manual de producto, V1.0, 05/2021, A5E51082349-AA
C
93