RIRD (serie A)
Funcion-
Lectura de datos de una memoria de búfer de otra estación o de una CPU
amiento
RIRD
Con la instrucción RIRD pueden leerse los datos de la memoria de búfer de otra estación en el
enlace CC. En módulos maestros a partir de la versión de software J, también es posible el
acceso a operandos en la CPU del PLC de otra estación.
En el operando (d1)+3 se indica la primera dirección de memoria de búfer o el primer operando
que debe leerse. El operando n2 contiene el número de estación de otra estación. Esta estación
está conectada en la estación maestra/local de n1. Los datos leídos se almacenan a partir de
(d1)+4 en la CPU en la cual se procesa la instrucción RIRD.
El operando (d1)+1 contiene la indicación acerca de la cantidad de datos que deben transferirse.
● Esquema funcional en las versiones de software A a H :
● Función adicional a partir de la versión de software J :
Mediante los operandos indicados en (d2)+0 y (d2)+1 se muestra si se ha ejecutado la
instrucción y si se presentó un error en esto.
● El operando de bit (d2)+0 se activa cuando se ejecuta la instrucción END del ciclo en el
cual se ha terminado la ejecución RIRD. En el siguiente procesamiento de la instrucción
END se repone nuevamente este operando de bit.
● El operando de bit (d2)+1 indica un error en la ejecución de la instrucción RIRD. En caso
de una ejecución sin errores, este operando de bit se mantiene repuesto. Sin embargo, en
caso de un error se activa el (d2+1)+1 cuando se ejecuta la instrucción END del ciclo en el
cual se ha terminado la ejecución RIRD. En el siguiente procesamiento de la instrucción
END se repone nuevamente este operando.
11 – 112
Lectura de datos
CPU del PLC
Instrucción
RIRD
(d1)+4
Datos
leídos
CPU del PLC
Instr. RIRD
(d1)+4
Datos
leídos
Estación maestra/local (n1)
Solicitud
Enlace CC
Datos de la
memoria de búfer
Estación
maestra/
local (n1)
Solicitud
Enlace CC
Datos solicitados
Programmierung MELSEC A und Q
Instrucciones para enlace CC
Estación indicada en n2
(d1)+3
Memoria de
búfer
Estación indi-
cada en n2
CPU del PLC
Operandos