Listado de los códigos de error de la serie A (con excepción de AnA y AnAS)
Listado de los códigos de error de la serie A (con excepción de AnA y AnAS (Continuación))
Mensaje de error
CHK FORMAT ERR
Error en el
formato CHK
(control se realiza
después de la conmutación de STOP
a RUN o de PAUSE a RUN)
CAN'T EXECUTE (1)
Ejecución no posible
(control se realiza en la
ejecución de una interrupción)
CASSETTE ERROR
Acceso no posible a
casete de memoria
ROM-ERROR
Error EPROM
(control se realiza
después de la activación y
un reset)
MEMORY PROTECT
ERROR
Error de protección de escritura
(control se realiza
después de la activación y
un reset)
RAM ERROR
Error en el acceso a la memoria RAM
(control se realiza después de
activación, en el reset y en la
aplicación del M9084 durante el STOP)
OPE. CIRCUIT ERR
Error en el circuito de servicio
(control se realiza
después de la activación y
un reset)
Programación MELSEC A y Q
Conteni
do
Estado
de
de CPU
D9008
En un bloque de instrucción CHK se encuentran
instrucciones diferentes (incluyendo NOP) a las
instrucciones LDX, LDIX, ANDX y ANIX.
El programa contiene más de una instrucción
CHK.
El bloque CHK contiene más de 150 contactos de
entrada (condiciones de control).
La dirección de una instrucción de entrada X en el
bloque CHK se encuentra por sobre el valor
14
STOP
máximo.
Por sobre el bloque de instrucción CHK no se
encuentra ninguna instrucción CJ con condición
de entrada.
La dirección de operando de D1 en la instrucción
CHK D1 D2 no corresponde a la dirección de
operando por sobre la instrucción CJ.
El puntero P254 no está asignado al inicio del
bloque de instrucción CHK.
La dirección del puntero de interrupción (I) que
debe referenciarse con el módulo de interrupción,
resulta defectuosa o bien se encuentra repetidas
veces dentro del programa.
15
STOP
En el programa de interrupción no se encuentra
ninguna instrucción IRET.
La instrucción IRET se encuentra en una parte de
programa que difiere del programa de
interrupción.
La casete de memoria no se encuentra en la CPU o
16
STOP
bien está defectuosa.
Los parámetros y el programa de ejecución no se
17
STOP
almacenaron correctamente en el EPROM.
El EPROM está defectuoso.
La protección de escritura está activada durante el
18
STOP
acceso de la CPU en el programa almacenado en
el EPROM (conmutador DIP en posición CON).
La CPU controla autónomamente los procesos de
escritura y lectura hacia y desde la memoria de
20
STOP
datos por su ejecución correcta. Se presentó un
error en el acceso.
El circuito de servicio que se utiliza para el
21
STOP
procesamiento de ejecución en la CPU, trabaja
defectuosamente.
Causa
El bloque de instrucciones CHK en el programa
debe controlarse por las eventuales causas de
error en función de los puntos indicados
adjuntamente.
Controlar la presencia y asignación del programa
de interrupción y del módulo de interrupción y
eliminar en caso dado los punteros de
interrupción que se programaron repetidamente.
Controlar la parte de programa de interrupción pr
la instrucción IRET faltante e insertar la
instrucción en caso dado.
Controlar si se encuentra una instrucción IRET
fuera de la parte de programa de interrupción y
eliminar la parte respectiva de programa.
Reemplazar la casete de memoria o bien insertar
con la tensión de alimentación interrumpida.
Transferir nuevamente el programa y los
parámetros al EPROM o bien reempazar el
EPROM en caso de un fallo.
Conmutar el conmutador de protección de
escritura (conmutador DIP en algunas CPUs) en la
posición OFF.
Informar al Dpto. de servicio de Mitsubishi.
Informar al Dpto. de servicio de Mitsubishi.
Medida
13 – 39