Mitsubishi Electric MELSEC A Serie Manual De Programación página 1438

Tabla de contenido

Publicidad

Vista sinóptica de los registros internos especiales
(5) Tarjetas de memoria
Dirección
Nombre
Significado
SD620
Tipo de la tarjeta de memoria B
Capacidad de la unidad de disco 3
SD622
(RAM)
Capacidad de la unidad de disco 4
SD623
(ROM)
Condiciones de uso de la unidad de disco
3
Condiciones de uso de las
unidades de disco 3 y 4
SD624
Condiciones de uso de la
Tarjeta de memoria B
A – 98
Descripción
Indica el tipo de memoria de la tarjeta de memoria B instalada.
bF
b8 b7
b4 b3
0
0
Unidad de 1
(RAM) Model
El valor para la
unidad de disco 4 está
Unidad de 2
fijamente ajustado en
(ROM) Model
„3" a causa del flash-
ROM integrado.
Indica el tipo de memoria de la tarjeta de memoria B instalada.
b15
b8 b7
b4 b3
0
0
Unidad de
(RAM)
Unidad de
(ROM)
La capacidad de la unidad de disco 3 se almacena en pasos de 1 kB.
En una CPU de Q se ajusta este valor a causa de los 61 kB de RAM
fijamente en '61'.
La capacidad de la unidad de disco 3 se almacena en pasos de 1 kB.
La capacidad de la unidad de disco 4 se almacena en pasos de 1 kB.
Las condiciones de uso de la unidad de disco 3 se indican mediante el bit 4 :
Bit 4 = DESC: No se utiliza
Bit 4 = CON: Se utiliza para el almacenamiento de registros de archivo
Las condiciones de uso de las unidades de disco 3 y 4 se almacenan
como
configuración de bits (CON durante utilización).
El significado de esta configuración de bits se describe posteriormente.
Las condiciones de uso de la tarjeta de memoria B se almacenan en la
configuración de bits (CON durante utilización).
El significado de esta configuración de bits se describe posteriormente.
b1 : Parámetro (QPA)
b3 : Valor inicial de operandos (QDI)
b4 : Registro de archivo (QDR)
b5 : Seguimiento (QTS)
b6 : Rango detentivo (QTL)
b7 : Seguimiento de programa (QTP)
Activado por
(en caso de
b0
0:
No disponible
1: SRAM
0:
No disponible
(1: SRAM)
2: ATA FLASH
3: FLASH ROM
b0
0:
No disponible
1: SRAM
0:
No disponible
2: EEPROM
3: FLASH ROM
b8 :
b9 :
Protocolo de errores de
la CPU (QFD)
bA :
Seguimiento de lengua
de ejecución (QTS)
bB :
Variable local (QDL)
bC :
bD :
bE :
bF :
b8 :
Datos de simulación
b9 :
Protocolo de errores de
la CPU (QFD)
b10 :
Seguimiento de lengua
de ejecución (QTS)
b11 :
Variable local (QDL)
b12 :
b13 :
b14 :
b15 :
Programación MELSEC A y Q
Anexo A
Registro
de CPU de
A
activación)
D9 [ ] [ ] [ ]
S
Q-CPU
Nuevo
(Inicialización)
Q2A(S1)-
Q3A-,
S
Q4A-,
Nuevo
(Inicialización)
Q4AR-
CPU
S
Q-CPU
Nuevo
(Inicialización)
Q2A(S1)-
Q3A-,
S
Q4A-,
Nuevo
(Inicialización)
Q4AR-
CPU
Q-CPU,
Q2A(S1)-
S
Q3A-,
Nuevo
Q4A-,
(Inicialización)
Q4AR-
CPU
S
CPU de
Q00J, Q00
(modificación de
Nuevo
y Q01
estado)
CPU de Q
S
sin CPU
(modificación de
Nuevo
de Q00J,
estado)
Q00 y Q01
Q2A(S1)-
S
Q3A-,
Q4A-,
(modificación de
Nuevo
CPU de
estado)
Q4AR
Válido
para:

Hide quick links:

Publicidad

Tabla de contenido
loading

Tabla de contenido