Mitsubishi Electric Melsec System Q Manual De Usuario página 431

Ocultar thumbs Ver también para Melsec System Q:
Tabla de contenido

Publicidad

APPENDICE
Programa de secuencia
OFF
Instrucción RIRCV
OFF
Dispositivo de
finalización
OFF
Dispositivo de
visualización de
estado a finalización
OFF
RYn
OFF
RXn
App - 16
(c) Hay dos tipos de señales de bloqueo para la instrucción RIRCV: el
dispositivo de finalización (D2) y el dispositivo de visualización del estado
a finalización (D2) + 1.
1) Dispositivo de finalización
Prende en el procesamiento END (fin) de la exploración donde la
instrucción RIRCV es completa, y apague en el próximo procesamiento
END (fin).
2) Dispositivo de visualización del estado a finalización
Prende y apague dependiendo en el estado de finalización de la
instrucción RIRCV.
Finalización normal: Se queda apagado y no cambia.
Finalización anormal. Prende en el procesamiento END (fin) de la
exploración donde la instrucción RIRCV es completa, y apague en el
próximo procesamiento END (fin).
Procesamiento END
Procesamiento END
ON
Listo envío de estación de otro final
(d)
Instrucciones dedicadas múltiples no pueden ser ejecutadas para la
misma estación.
Ya que toma exploraciones varias hasta que el procesamiento de la
instrucción dedicada se complete, ejecute la próxima instrucción
dedicada después de que el dispositivo de finalización se ha prendido.
La próxima instrucción dedicada ejecutada antes de la finalización de la
instrucción dedicada ejecutada previamente se ignora.
(e)
El número básico de pasos de la instrucción RIRCV es 10.
(f)
La asignación de buffer de recepción se realiza usando la "Station
information setting" (asignación de información de estación) de los
parámetros de red del GX Developer. Para más detalles, vea la sección 6.2.
Procesamiento END Procesamiento END
Finalización de recepción
MELSEC-Q
ON
On Finalización
Anormal
Finalización
normal
1 exploración
App - 16

Publicidad

Tabla de contenido
loading

Este manual también es adecuado para:

Qj61bt11n

Tabla de contenido