Relés/Registros Especiales De Enlace (Sb Y Sw) Relacionado Con La Función Maestra En Espera - Mitsubishi Electric Melsec System Q Manual De Usuario

Ocultar thumbs Ver también para Melsec System Q:
Tabla de contenido

Publicidad

4 FUNCIONES
Tabla 4.5 Lista de relés especiales de enlace relacionados con la función maestra en espera (1/2)
Número
La instrucción de refresco
SB0001
al conmutar la maestra en
(5E0
, b1)
H
espera
SB000C
Conmutación de maestra
(5E0
, b12)
forzada
H
El estado de aprobación
SB0042
de la instrucción de
(5E4
, b2)
refresco al conmutar la
H
maestra en espera
El estado completo de la
SB0043
instrucción de refresco al
(5E4
, b3)
conmutar la maestra en
H
espera
Estado ejecutable de
SB0046
conmutación de maestra
(5E4
, b6)
H
forzada
Aprobación de solicitud
SB005A
para conmutación de la
(5E5
, b10)
H
maestra
SB005B
Solicitud completa para
(5E5
, b11)
conmutación de la maestra
H
Aprobación de solicitud
SB005C
para conmutación forzada
(5E4
, b12)
H
de la maestra
4 - 40
(4) Relés/registros especiales de enlace (SB y SW) relacionado con la
función maestra en espera
Lo siguiente explica los relés y registros especiales de enlace relacionados con
la función maestra en espera. Estos se almacenan en la memoria buffer.
Cuando la estación maestra en espera esta controlando el enlace de datos, su
aplicabilidad es básicamente idéntica a la estación maestra. Cuando la estación
maestra en espera esta operando como una estación local, su aplicabilidad es
idéntica a la estación local.
(a) Relés especiales de enlace (SB)
Los relés especiales de enlace (SB) relacionados con la función maestra en
espera son como sigue
Ejemplo
Nombre
Da la instrucción de refresco para datos cíclicos después de que
el control de enlace de datos se transfiera a la estación maestra
en espera.
0: Sin instrucción
1: Instruido
Transfiera con fuerza el control de enlace de datos desde la
estación maestra en espera que controla el enlace de datos a la
estación maestra que está lista en caso de que la estación
maestra en espera se convierta en defectuosa.
0: No solicitada
1: Solicitada
Indica si la instrucción de refresco al conmutar la maestra en
espera ha sido aprobada o no.
0: No aprobada
1: Instrucción aprobada
Indica si la instrucción de refresco al conmutar la maestra en
espera es completa o no.
0: No completa
1: Conmutación completa
Indica si se puede ejecutar la señal de conmutación de maestra
forzada (SB000C) o no.
OFF: No puede ser ejecutado.
ON: Puede ser ejecutado.
Indica el estado de aprobación de la estación maestra en espera
cuando ha recibido una solicitud para conmutación desde la
línea.
OFF: No aprobada
ON: Solicitud aprobada
Indica si o no la conmutación desde la estación maestra en
espera a la estación maestra es completa.
OFF: No completa
ON: Completa
Indica si una solicitud de conmutación forzada de la maestra ha
sido aprobada o no.
0: No aprobada
1: Instrucción aprobada
: Las figuras en paréntesis en la columna
número indican las direcciones de la memoria
buffer y las ubicaciones de los bits.
: Cuando la dirección de la memoria buffer es
5E0
y la ubicación del bit es 0: (5E0
H
Descripción
MELSEC-Q
, b0)
H
Aplicabilidad
(
: Aplicable,
: No aplicable)
Estación
Estación
Fuera de
maestra
local
línea
4 - 40

Publicidad

Tabla de contenido
loading

Este manual también es adecuado para:

Qj61bt11n

Tabla de contenido