Sre: Registro De Activación De Solicitud De Servicio - Fluke 5322A Manual Del Operador

Multifunction electrical tester calibrator
Tabla de contenido

Publicidad

5322A
Manual del operador
La estructura de datos de estado contiene los siguientes registros:
STB: registro de byte de estado
SRE: registro de activación de solicitud de servicio
ESR: registro del estado de eventos
ESE: registro de activación del estado de eventos
Cola de salida
STB: registro de bytes de estado
STB es el principal registro donde se recopila información de otros registros de
estado y de la cola de salida. El valor del registro STB se restablece después de
encender el Producto o después de enviar el comando *CLS. Este comando
restablece el registro STB, salvo el bit MAV, que permanece establecido si la
cola de salida no está vacía. El valor del registro STB se puede leer mediante un
mensaje de serie o a través de una consulta general *STB?. Consulte la tabla
18.
Nombre de bit
OSS
RQS
MSS
ESB
MAV
QSS
SRE: registro de activación de solicitud de servicio
El registro de activación de solicitud de servicio suprime o permite los bits STB.
El valor 0 de un bit SRE significa que el bit no influye en el valor del bit MSS. El
valor de cualquier bit STB sin máscara provoca la configuración del bit MSS en
el nivel 1. El bit 6 SRE no se ve influenciado y su valor es 0. El registro SRE se
puede establecer a través del comando *SRE seguido de un valor de registro de
máscara (0-191). El registro se puede leer con el comando *SRE?. El registro se
restablece automáticamente después de encender el Producto. El registro no se
restablece con el comando *CLS.
152
Tabla 18. Configuración de bits del registro de bytes de estado
Estado de resumen de funcionamiento, bit 7. Definido por SCPI. El bit OSS se
establece en 1 cuando los datos en el OSR (registro del estado de
funcionamiento) contienen uno o más bits activados que son verdaderos.
Solicitud de servicio, bit 6. El bit se lee como parte de byte de estado solo
cuando se envía un mensaje en serie.
Resumen de estado principal, bit 6. El bit MSS se establece en 1 cuando los
bits ESB o MAV son 1 y se activan (1) en el SRE. Este bit se pueden leer con el
comando *STB?. Este valor se deriva del estado STB y SRE.
Bit de resumen de eventos, bit 5. Este valor se deriva del estado STB y SRE. El
bit ESB se establece en 1 bit cuando uno o más bits ESR activados se
establecen en 1.
Mensaje disponible, bit 4. El bit MAV se establece en 1 siempre que hay datos
disponibles en la cola de salida IEEE488 (la respuesta a la consulta está lista).
Estado de resumen cuestionable, bit 3. Definido por SCPI. El bit QSS se
establece en 1 cuando los datos en el QSR (registro del estado cuestionable)
contienen uno o más bits activados que son verdaderos.
Descripción

Publicidad

Tabla de contenido
loading

Tabla de contenido