finaliza con la tecla * en el lugar de la almohadilla #, además de
la información de sitio, se habilita el envío de la información de
canal (ver tabla del apartado 12.1, columna "INFO CH").
Ejemplo:
para establecer en 1234 el código de sitio y habilitar la
transmisión de la información de canal, teclear la siguiente
secuencia:
12.2.1
Wiegand 26bit
primer bit transmitido
1
bit de "paridad pares"
de los bits 2-13
12.2.2
Wiegand 26bit con código de SITIO
primer bit transmitido
1
bit de "paridad pares"
de los bits 2-13
12.2.3
Wiegand 26bit con código de SITIO e información de canal
primer bit transmitido
1
2 3 4 5 6 7
bit de
código de sitio
"paridad
(0...63)
pares" de
los bits 2-13
12.2.4
Wiegand 37bit
primer bit transmitido
1
2 3 4 5 6 7 8
bit de "paridad
"0000000"
pares" de los
bits 2-19
12.2.5
Wiegand 37bit con información de canal
primer bit transmitido
1
2 3 4 5 6
bit de
"00000"
"paridad
pares" de
los bits 2-19
2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25
MSbit
código en binario (0...16777215)
2 3 4 5 6 7 8 9
código de sitio
(0 ... 255)
8 9
bit 8 bit 9 CH
0
0
0
1
1
0
1
1
9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36
MSbit
8 9
9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36
MSbit
bit 8 bit 9 CH
0
0
A
0
1
B
1
0
C
1
1
D
* * <viejo código de sitio> # <1234> # <1234> *
ATENCIÓN: en relación con el número de bits dedicados
al código en binario, se tiene una limitación en el número
máximo asignable (indicado entre paréntesis). Si se supera
dicho valor se obtiene la señalización de error con 5
intermitencias rápidas del LED rojo LR, acompañado de la
activación intermitente del zumbador.
10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25
MSbit
código en binario (0...65535)
10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25
MSbit
código en binario (0...65535)
A
B
C
D
código en binario (0...268435455)
código en binario (0...268435455)
DIP1 DIP2 DIP3
OFF OFF OFF
26
bit de "paridad dispares"
LSbit
de los bits 14-25
DIP1 DIP2 DIP3
OFF OFF ON
26
LSbit
bit de "paridad dispares"
de los bits 14-25
DIP1 DIP2 DIP3
OFF OFF ON
LSbit
dispares"
bits 14-25
DIP1 DIP2 DIP3
OFF ON OFF
LSbit
bit de "paridad
dispares" de los
bits 19-36
DIP1 DIP2 DIP3
OFF ON OFF
LSbit
dispares"
bits 19-36
26
bit de
"paridad
de los
37
37
bit de
"paridad
de los
35